基于TPM的嵌入式可信终端的研究与设计
摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 绪论 | 第10-15页 |
·课题背景 | 第10-11页 |
·嵌入式平台的发展现状及其安全性 | 第10-11页 |
·研究目的和意义 | 第11页 |
·国内外现状 | 第11-13页 |
·论文内容结构 | 第13-15页 |
第二章 嵌入式可信计算技术研究 | 第15-26页 |
·嵌入式可信计算技术研究 | 第15-19页 |
·TCG 的TPM 技术 | 第15-17页 |
·ARM 的TrustZone 技术 | 第17-18页 |
·两种技术的对比与选择 | 第18-19页 |
·可信启动理论研究 | 第19-20页 |
·信任链传递理论研究 | 第20-24页 |
·信任值计算规则 | 第21页 |
·信任链方案研究 | 第21-24页 |
·本章小结 | 第24-26页 |
第三章 嵌入式可信终端总体设计 | 第26-34页 |
·CRTM 的实现 | 第26-28页 |
·关键数据的存储 | 第28-31页 |
·TPM 命令的存储 | 第28-29页 |
·标准摘要值及其存储 | 第29-30页 |
·启动日志的存储 | 第30-31页 |
·可信启动策略设计 | 第31-33页 |
·本章小结 | 第33-34页 |
第四章 嵌入式可信终端硬件设计与实现 | 第34-46页 |
·嵌入式可信终端的硬件结构 | 第34-35页 |
·待改造嵌入式平台介绍 | 第35-36页 |
·主要芯片选型 | 第36-40页 |
·TPM 芯片选型 | 第36-38页 |
·FPGA 选型 | 第38-40页 |
·主要硬件电路设计 | 第40-44页 |
·FPGA 时钟和复位电路设计 | 第40-41页 |
·FPGA 与ARM 连接电路设计 | 第41-42页 |
·FPGA 与外设的连接电路设计 | 第42页 |
·FPGA JTAG 接口电路设计 | 第42-43页 |
·FPGA 其他引脚的处理 | 第43-44页 |
·实物图 | 第44页 |
·本章小结 | 第44-46页 |
第五章 FPGA 程序设计 | 第46-67页 |
·FPGA 程序设计流程 | 第46-48页 |
·Libero 软件开发平台 | 第48页 |
·FPGA 程序模块结构 | 第48-49页 |
·顶层模块定义 | 第48-49页 |
·系统时钟 | 第49页 |
·RTM 模块功能设计 | 第49-53页 |
·NAND Flash 读写接口设计 | 第53-57页 |
·LPC 接口设计 | 第57-59页 |
·IIC 接口模块设计 | 第59-62页 |
·FlashROM 模块设计 | 第62-64页 |
·AES 加密解密模块设计 | 第64-66页 |
·本章小结 | 第66-67页 |
第六章 嵌入式可信终端功能测试与分析 | 第67-71页 |
·测试环境 | 第67页 |
·嵌入式可信终端功能测试 | 第67-69页 |
·嵌入式可信终端安全性分析 | 第69-70页 |
·本章小结 | 第70-71页 |
第七章 总结与展望 | 第71-73页 |
·全文总结 | 第71-72页 |
·工作展望 | 第72-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |
攻硕期间取得的研究成果 | 第77-78页 |