摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
1 绪论 | 第9-19页 |
·引言 | 第9页 |
·嵌入式系统 | 第9-10页 |
·波长路由项目综述 | 第10-14页 |
·研究背景 | 第10-12页 |
·光网络技术现状和发展 | 第12-13页 |
·波长路由器 | 第13-14页 |
·嵌入式系统在波长路由器中的应用 | 第14页 |
·数字电视项目综述 | 第14-17页 |
·研究背景 | 第14-15页 |
·接入网技术 | 第15-16页 |
·IPTV | 第16-17页 |
·嵌入式系统在IPTV 系统中的应用 | 第17页 |
·本论文的主要内容 | 第17-19页 |
2 嵌入式系统的硬件实现 | 第19-38页 |
·引言 | 第19页 |
·嵌入式微处理器 | 第19-22页 |
·嵌入式微处理器分类 | 第19-20页 |
·ARM 及其微处理器 | 第20-21页 |
·STi5518 | 第21-22页 |
·CPU 子系统的硬件实现 | 第22-25页 |
·CPU 管脚配置 | 第23-24页 |
·电源电路 | 第24页 |
·时钟与复位电路 | 第24-25页 |
·存储子系统的硬件实现 | 第25-27页 |
·FLASH | 第26页 |
·SDRAM | 第26-27页 |
·外围电路实现 | 第27-29页 |
·串行口子系统电路 | 第27-28页 |
·以太网子系统电路 | 第28-29页 |
·扩展接口 | 第29-32页 |
·JTAG 电路 | 第29-30页 |
·逻辑缓冲电路 | 第30-31页 |
·其他扩展电路 | 第31-32页 |
·PCB 设计及硬件系统调试 | 第32-33页 |
·控制系统的硬件实现 | 第33-34页 |
·数字电视解码系统的实现 | 第34-36页 |
·DVB | 第34页 |
·IP 机顶盒 | 第34-35页 |
·MPEG2 解码模块的实现 | 第35-36页 |
·本章小结 | 第36-38页 |
3 嵌入式系统的软件实现 | 第38-67页 |
·引言 | 第38页 |
·ARM 体系结构 | 第38-43页 |
·ARM 的RISC 架构与指令集 | 第39-40页 |
·ARM 的运行模式 | 第40-42页 |
·ARM 的寄存器组织 | 第42-43页 |
·嵌入式软件开发技术 | 第43-49页 |
·嵌入式开发环境 | 第43-45页 |
·交叉开发 | 第45-46页 |
·ARM 软件编程技术 | 第46-49页 |
·波长路由控制系统的软件实现 | 第49-56页 |
·链接脚本文件 | 第49-51页 |
·BOOTLOADER | 第51-52页 |
·53C4480 中断处理技术 | 第52-54页 |
·网络驱动程序的实现 | 第54-56页 |
·数字电视解码系统的软件实现 | 第56-66页 |
·5518ftaci200 软件包目录树分类 | 第56-57页 |
·ST20R1.9.6/ST20R2.0.5 开发工具链 | 第57-59页 |
·配置辅助命令 | 第59-60页 |
·信号量和消息队列 | 第60-61页 |
·系统启动过程 | 第61-63页 |
·软件系统的移植 | 第63-64页 |
·软件实现关键环节 | 第64-65页 |
·系统实现 | 第65-66页 |
·本章小结 | 第66-67页 |
4 嵌入式系统在光路由网络中的应用 | 第67-76页 |
·光模块功能配置 | 第67-68页 |
·网管系统 | 第68-69页 |
·系统功能及工作流程 | 第69-72页 |
·系统实验测试 | 第72-75页 |
·系统配置能力测试 | 第72-73页 |
·波长倒换时间测试 | 第73-75页 |
·本章小结 | 第75-76页 |
5 全文总结 | 第76-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-83页 |
附录1 攻读学位期间发表论文目录 | 第83-84页 |
附录2 系统存储空间分配 | 第84-86页 |
附录3 BOOTLOADER 流程图 | 第86-87页 |
附录4 嵌入式系统CPU 背板原理图 | 第87页 |