面向硬件故障的软件容错--模型,算法和实验
| 摘要 | 第1-12页 |
| ABSTRACT | 第12-14页 |
| 第一章 绪论 | 第14-38页 |
| ·研究背景 | 第14-32页 |
| ·高性能的空间计算机 | 第14-17页 |
| ·空间应用对空间计算机的制约因素 | 第17-21页 |
| ·基于COTS器件的空间计算机 | 第21-25页 |
| ·面向硬件故障的软件容错技术 | 第25-32页 |
| ·研究内容 | 第32-36页 |
| ·程序对硬件错误传播的影响 | 第32-34页 |
| ·程序的容错能力和性能之间的矛盾 | 第34-35页 |
| ·单个软件副本的容错能力对系统的影响 | 第35-36页 |
| ·研究方法 | 第36页 |
| ·错误流分析 | 第36页 |
| ·系统运行时分析 | 第36页 |
| ·本文的主要贡献和创新 | 第36-37页 |
| ·论文的结构 | 第37-38页 |
| 第二章 错误流模型 | 第38-68页 |
| ·错误流模型 | 第39-46页 |
| ·计算数据流模型 | 第39-41页 |
| ·计算数据流图的建立 | 第41-44页 |
| ·错误流模型和错误流图 | 第44页 |
| ·URM程序示例 | 第44-46页 |
| ·错误流分析 | 第46-57页 |
| ·错误的分类 | 第46页 |
| ·错误传播的规则和定律 | 第46-48页 |
| ·错误概率的计算 | 第48-57页 |
| ·URM程序示例 | 第57页 |
| ·程序的容错能力 | 第57-60页 |
| ·错误流图的出口 | 第58-59页 |
| ·程序的容错能力 | 第59-60页 |
| ·错误流关键子图 | 第60-67页 |
| ·从关键结点生成关键子图 | 第61-63页 |
| ·从关键路径生成关键子图 | 第63-64页 |
| ·关键子图的复制 | 第64-66页 |
| ·关键结点和关键路径的选取 | 第66-67页 |
| ·小结 | 第67-68页 |
| 第三章 优化程序的性能和容错能力 | 第68-90页 |
| ·提高完全冗余的性能并降低功耗 | 第69-81页 |
| ·分支指令对性能和功耗的危害 | 第69-70页 |
| ·EDDI算法 | 第70-73页 |
| ·错误流压缩算法 | 第73-81页 |
| ·通过部分冗余进一步减小开销 | 第81-84页 |
| ·部分冗余算法 | 第81-84页 |
| ·无冗余容错编译 | 第84-88页 |
| ·基于错误流分析的等价变换 | 第84-88页 |
| ·小结 | 第88-90页 |
| 第四章 双冗余容错系统的错误流分析 | 第90-104页 |
| ·双冗余容错系统 | 第90-91页 |
| ·双冗余容错系统分析 | 第91-102页 |
| ·双冗余容错系统的容错能力分析 | 第91-99页 |
| ·双冗余容错系统的性能分析 | 第99-102页 |
| ·小结 | 第102-104页 |
| 第五章 未来的工作和展望 | 第104-106页 |
| 结束语 | 第106-108页 |
| 致谢 | 第108-110页 |
| 参考文献 | 第110-128页 |
| 作者在学期间取得的学术成果 | 第128-130页 |
| 附录A 实验环境配置 | 第130-131页 |