摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景 | 第7-8页 |
·研究目的与方向 | 第8-9页 |
·章节概要 | 第9-11页 |
第二章 FPGA性能和设计技术 | 第11-29页 |
·FPGA设计的技术与原则 | 第11-14页 |
·同步设计原则 | 第11-13页 |
·硬件描述语言原则 | 第13页 |
·面积于速度的平衡于互换原则 | 第13-14页 |
·硬件描述语言(HDL) | 第14-17页 |
·Verilog HDL介绍 | 第14-15页 |
·VHDL介绍 | 第15页 |
·Verilog HDL与VHDL的选择 | 第15-17页 |
·FPGA的基本结构 | 第17-21页 |
·逻辑阵列块LAB | 第17-18页 |
·输入/输出块(IOE)和高速I/O接口 | 第18-20页 |
·全局时钟网络和锁相环PLL | 第20-21页 |
·片内存储器 | 第21页 |
·电子设计自动化工具(EDA) | 第21-24页 |
·Quartus Ⅱ简介 | 第22-23页 |
·综合与Synplify/Synpily Pro综合工具 | 第23页 |
·仿真与ModelSim仿真工具 | 第23-24页 |
·多种EDA工具协同设计 | 第24页 |
·FPGA设计流程 | 第24-29页 |
第三章 系统设计 | 第29-57页 |
·硬件系统实现 | 第29-31页 |
·主要器件介绍 | 第31-33页 |
·TigerSHARC201特性 | 第31页 |
·EP2S60F1020特性 | 第31页 |
·系统平台的建立 | 第31-33页 |
·基于FPGA的TIGERSHARC201链路口协议实现 | 第33-43页 |
·TigerSHARC201链路口简介 | 第33-35页 |
·FPGA实现链路口协议可行性分析 | 第35-37页 |
·FPGA链路口发送端设计 | 第37-39页 |
·FPGA链路口接收端设计 | 第39-43页 |
·基于FPGA的PCI接口实现 | 第43-54页 |
·PCI总线实现方案 | 第43-44页 |
·Altera PCI MegaCore介绍 | 第44-48页 |
·使用PCI MegaCore设计流程 | 第48-50页 |
·PCI驱动的开发 | 第50-54页 |
·SRAM接口实现 | 第54-55页 |
·链路口以及PCI总线在PCB布线原则 | 第55-57页 |
·链路口及LVDS布线规则 | 第55-56页 |
·PCI总线的PCB布线规则 | 第56-57页 |
第四章 电路板调试、验证与评估 | 第57-61页 |
·FPGA调试 | 第57页 |
·系统性能的验证与评估 | 第57-61页 |
·性能和速度评估 | 第57-58页 |
·信号完整性评估 | 第58-61页 |
第五章 结论与展望 | 第61-63页 |
·结论 | 第61页 |
·未来展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-67页 |
研究成果 | 第67-69页 |
附录:WCDMA基带处理信号板实物图 | 第69页 |