| 摘要 | 第1-3页 |
| ABSTRACT | 第3-6页 |
| 第一章 绪论 | 第6-10页 |
| ·数字电视发展概况 | 第6-7页 |
| ·DVB发展 | 第7-8页 |
| ·项目背景及任务 | 第8页 |
| ·论文所完成的工作 | 第8-10页 |
| 第二章 DVB-C系统 | 第10-18页 |
| ·DVB-C传输系统的规范 | 第10-16页 |
| ·基带接口与同步 | 第10-11页 |
| ·SYNC变换和随机化 | 第11-12页 |
| ·信道编解码 | 第12-13页 |
| ·字节到m比特符号变换 | 第13-14页 |
| ·差分编码 | 第14-15页 |
| ·基带成形 | 第15页 |
| ·QAM调制和解调 | 第15-16页 |
| ·DVB-C接收机的实现方案 | 第16-18页 |
| 第三章 开发平台介绍 | 第18-24页 |
| ·MATLAB介绍 | 第18-19页 |
| ·MATLAB简介 | 第18页 |
| ·MATLAB编程技巧简介 | 第18-19页 |
| ·VERILOG编程及集成设计环境QUARTUSⅡ和所用FPGA特点 | 第19-24页 |
| ·Verilog简介 | 第19-21页 |
| ·可综合的Verilog代码编写规则和技巧 | 第21页 |
| ·QuartusⅡ开发PLD/FPGA流程 | 第21-22页 |
| ·Xilinx Virtex-Ⅱ Pro FPGA性能及特点 | 第22-24页 |
| 第四章 AGC电路原理及△-∑调制原理概述 | 第24-34页 |
| ·反馈控制电路概述 | 第24页 |
| ·反馈控制电路的基本原理与分析方法 | 第24-27页 |
| ·基本工作原理 | 第24-25页 |
| ·数学模型 | 第25-26页 |
| ·基本特征分析 | 第26-27页 |
| ·自动增益控制电路 | 第27-31页 |
| ·基本工作原理 | 第27-28页 |
| ·主要性能指标 | 第28-29页 |
| ·电路类型 | 第29-31页 |
| ·△调制原理概述 | 第31-32页 |
| ·△调制原理 | 第31页 |
| ·△调制Z域分析 | 第31-32页 |
| ·△调制的缺点 | 第32页 |
| ·△调制的改进 | 第32页 |
| ·△-∑调制原理概述 | 第32-34页 |
| ·△-∑调制进一步简化 | 第32-33页 |
| ·△-∑调制Z域分析 | 第33页 |
| ·二阶△-∑调制 | 第33-34页 |
| 第五章 基于MATLAB的算法设计和仿真 | 第34-45页 |
| ·模拟AGC模块 | 第34-40页 |
| ·检波及差值模块(第一部分) | 第35-37页 |
| ·环路滤波模块(第二部分) | 第37-38页 |
| ·△-∑调制模块(第三部分) | 第38-40页 |
| ·数字AGC模块 | 第40-45页 |
| ·检波及差值模块(第一部分) | 第41-42页 |
| ·环路滤波模块(第二部分) | 第42-43页 |
| ·积分器(第三部分) | 第43-45页 |
| 第六章 AGC的VERILOG实现与FPGA验证 | 第45-49页 |
| ·数字AGC模块的VERILOG实现 | 第45-48页 |
| ·开环仿真 | 第45-46页 |
| ·闭环仿真 | 第46-47页 |
| ·FPGA综合结果 | 第47-48页 |
| ·模拟AGC模块的FPGA实现 | 第48-49页 |
| 结束语 | 第49-50页 |
| 参考文献 | 第50-53页 |
| 致谢 | 第53页 |