基于小波变换的视频滤波降噪系统研究与设计
第1章 绪论 | 第1-16页 |
1.1 引言 | 第8-9页 |
1.2 视频信号降噪技术及分析仿真 | 第9-14页 |
1.2.1 递归滤波 | 第9-11页 |
1.2.1.1 递归滤波器的结构分析 | 第9-10页 |
1.2.1.2 递归滤波器的仿真分析 | 第10-11页 |
1.2.2 中值滤波 | 第11-13页 |
1.2.2.1 中值滤波器的结构分析 | 第11-12页 |
1.2.2.2 多级中值滤波器的仿真分析 | 第12-13页 |
1.2.3 小波滤波 | 第13-14页 |
1.3 本课题的任务 | 第14-16页 |
1.3.1 视频降噪系统框图 | 第14-15页 |
1.3.2 论文的主要工作 | 第15-16页 |
第2章 视频信号及其降噪的理论 | 第16-27页 |
2.1 视频信号 | 第16-27页 |
2.1.1 黑白电视系统 | 第16-20页 |
2.1.1.1 黑白全电视信号 | 第16-19页 |
2.1.1.2 电视扫描与同步原理 | 第19-20页 |
2.1.2 兼容制彩色电视原理 | 第20-23页 |
2.1.2.1 恒亮传输方式 | 第21页 |
2.1.2.2 彩色电视信号的频带压缩 | 第21-22页 |
2.1.2.3 彩色全电视信号 | 第22-23页 |
2.1.3 电视噪声 | 第23-27页 |
2.1.3.1 几种主要的电视噪声 | 第24-25页 |
2.1.3.2 有线电视中的噪声 | 第25-27页 |
第3章 小波变换的理论及其算法仿真 | 第27-50页 |
3.1 小波分析理论 | 第27-39页 |
3.1.1 从傅立叶变换到小波变换 | 第27-30页 |
3.1.1.1 傅立叶变换 | 第28-29页 |
3.1.1.2 短时傅立叶变换 | 第29-30页 |
3.1.2 小波变换 | 第30-39页 |
3.1.2.1 小波变换的引出 | 第30页 |
3.1.2.2 连续小波变换 | 第30-34页 |
3.1.2.3 塔式算法 | 第34-35页 |
3.1.2.4 小波基函数 | 第35-36页 |
3.1.2.5 多分辨率分析 | 第36-38页 |
3.1.2.6 小波包分析 | 第38-39页 |
3.2 小波变换的仿真 | 第39-50页 |
3.2.1 一维小波变换的仿真 | 第39-46页 |
3.2.1.1 连续小波分析 | 第39-40页 |
3.2.1.2 离散小波分析 | 第40-42页 |
3.2.1.3 阀值法降噪 | 第42-46页 |
3.2.2 小波变换对数字图像的降噪处理 | 第46-50页 |
3.2.2.1 小波的分解与重构 | 第46-48页 |
3.2.2.2 小波降噪仿真 | 第48-50页 |
第4章 小波降噪的FPGA硬件实现 | 第50-65页 |
4.1 FPGA简介 | 第50-56页 |
4.1.1 FPGA的特点 | 第51页 |
4.1.2 EPIK50系列芯片的特点 | 第51-53页 |
4.1.3 FPGA的开发工具 | 第53-54页 |
4.1.3.1 软件平台 | 第53-54页 |
4.1.3.2 硬件描述语言 | 第54页 |
4.1.4 FPGA的设计流程 | 第54-56页 |
4.2 小波算法的FPGA实现 | 第56-65页 |
4.2.1 一阶小波滤波 | 第56-57页 |
4.2.2 提升算法理论 | 第57页 |
4.2.3 提升小波算法 | 第57-59页 |
4.2.3 算法的FPGA实现 | 第59-65页 |
第5章 视频降噪系统的设计 | 第65-79页 |
5.1 视频处理系统总体框图设计 | 第65页 |
5.2 视频处理系统的硬件设计 | 第65-79页 |
5.2.1 视频解码电路 | 第65-68页 |
5.2.1.1 SAA7111A芯片的使用 | 第66-68页 |
5.2.2 视频帧存电路 | 第68-69页 |
5.2.3 视频编码芯片 | 第69-71页 |
5.2.4 视频处理电路 | 第71-74页 |
5.2.4.1 控制信号的处理 | 第71-72页 |
5.2.4.2 FPGA的配置下载方式 | 第72-74页 |
5.2.5 总线控制电路 | 第74-77页 |
5.2.5.1 I~2C总线概述 | 第74页 |
5.2.5.2 单片机程序设计 | 第74-77页 |
5.2.6 系统电源部分 | 第77-78页 |
5.2.7 系统整机电路图 | 第78-79页 |
第6章 系统的调试与分析 | 第79-83页 |
6.1 系统调试过程 | 第79-81页 |
6.2 系统调试出现的问题和解决办法 | 第81-83页 |
系统的评价与展望 | 第83-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-88页 |
附录A 解码模块电路原理图 | 第88-89页 |
附录B 系统主体电路PCB图 | 第89-90页 |
附录C 读研期间发表的论文及参加的课题项目 | 第90页 |