一类图像处理算法的可重构研究
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-10页 |
·课题背景及来源 | 第7-8页 |
·论文研究的内容及意义 | 第8-9页 |
·论文结构安排 | 第9-10页 |
第二章 可重构计算技术基础及发展现状 | 第10-27页 |
·可重构计算技术基础 | 第10-11页 |
·可重构计算研究内容 | 第11-13页 |
·可重构计算结构研究分类 | 第13-16页 |
·宿主机与可重构逻辑松耦合 | 第13-14页 |
·处理器与可重构逻辑松耦合 | 第14页 |
·处理器与可重构逻辑紧耦合 | 第14-15页 |
·处理器、存储器与可重构逻辑紧耦合 | 第15-16页 |
·可重构计算器件剖析及介绍 | 第16-23页 |
·Altera公司的APEX20K FPGA | 第16-22页 |
·Altera的Stratix系列 | 第22-23页 |
·国内外发展现状及应用前景 | 第23-27页 |
第三章 FFT算法分析及可重构结构设计 | 第27-37页 |
·FFT算法说明 | 第27-32页 |
·时间提取FFT算法说明 | 第28-31页 |
·二维信号的离散傅立叶变换 | 第31-32页 |
·FFT处理器的可重构结构设计 | 第32-37页 |
·标准接口部分 | 第33页 |
·FFT可重构协处理器的重构分析及功能结构划分 | 第33-37页 |
第四章 FFT处理器的结构设计 | 第37-56页 |
·FFT处理器的模块结构 | 第37-38页 |
·蝶形运算处理单元 | 第38-42页 |
·蝶形运算的并行结构设计 | 第39页 |
·蝶形运算的流水结构设计 | 第39-42页 |
·控制器单元设计 | 第42-43页 |
·地址产生单元设计 | 第43-45页 |
·RAM和ROM设计 | 第45-46页 |
·浮点部件设计 | 第46-56页 |
·浮点格式 | 第46页 |
·浮点加法处理 | 第46页 |
·浮点加法器设计 | 第46-50页 |
·比较器模块设计 | 第48页 |
·交换单元设计 | 第48页 |
·移位器模块设计 | 第48-49页 |
·求和单元设计 | 第49页 |
·规格化单元设计 | 第49页 |
·控制单元设计 | 第49-50页 |
·浮点乘法处理 | 第50-51页 |
·浮点乘法器的设计 | 第51-56页 |
·阶码运算单元设计 | 第51-52页 |
·基于FPGA结构的尾数运算单元设计 | 第52-53页 |
·基于传统并行结构的尾数运算单元设计 | 第53-56页 |
第五章 FFT协处理器功能验证及性能分析 | 第56-63页 |
·系统描述与功能仿真 | 第56-58页 |
·系统综合 | 第58-59页 |
·布局布线 | 第59-60页 |
·在线验证 | 第60-61页 |
·几点体会 | 第61-63页 |
第六章 结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-67页 |
附录 | 第67-69页 |