| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-12页 |
| ·课题背景 | 第8页 |
| ·国内外的发展状况 | 第8-10页 |
| ·本论文的研究内容和结构安排 | 第10-12页 |
| 第2章 E1/T1 成帧器工作原理及相关通信协议分析 | 第12-20页 |
| ·成帧器的工作原理 | 第12-13页 |
| ·相关通信协议分析 | 第13-19页 |
| ·帧同步功能介绍 | 第13-16页 |
| ·附加功能介绍 | 第16-19页 |
| ·本章小结 | 第19-20页 |
| 第3章 接收成帧器的设计与实现 | 第20-48页 |
| ·前言 | 第20页 |
| ·E1 接收成帧器的设计与实现 | 第20-30页 |
| ·E1 接收成帧器的总体结构 | 第20-22页 |
| ·E1 接收成帧器子模块的设计 | 第22-30页 |
| ·T1 接收成帧器的设计与实现 | 第30-47页 |
| ·T1 接收成帧器的总体结构 | 第30-31页 |
| ·T1 接收成帧器子模块的设计 | 第31-47页 |
| ·本章小结 | 第47-48页 |
| 第4章 发送成帧器的设计与实现 | 第48-53页 |
| ·前言 | 第48页 |
| ·E1 发送成帧器的设计与实现 | 第48-50页 |
| ·E1 发送成帧器的功能描述 | 第48-49页 |
| ·E1 发送成帧器的设计 | 第49-50页 |
| ·T1 发送成帧器的设计与实现 | 第50-52页 |
| ·T1 发送成帧器的功能描述 | 第50-51页 |
| ·T1 发送成帧器的详细设计 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第5 章 FPGA验证 | 第53-58页 |
| ·验证环境 | 第53-54页 |
| ·验证内容及结果 | 第54-56页 |
| ·本章小结 | 第56-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-65页 |
| 致谢 | 第65页 |