摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-20页 |
·课题研究背景 | 第13-15页 |
·DSP芯片发展 | 第13-14页 |
·多核DSP概述 | 第14页 |
·多核DSP发展现状 | 第14-15页 |
·视频编码标准 | 第15-18页 |
·视频编码标准的发展与现状 | 第15-16页 |
·视频压缩基本理论与技术 | 第16-18页 |
·课题的来源、目标及研究意义 | 第18页 |
·论文的主要工作及创新点 | 第18-19页 |
·论文的组织结构 | 第19-20页 |
第二章 MDSP与MDSP软件系统 | 第20-29页 |
·MDSP概述 | 第20-23页 |
·MDSP体系结构 | 第20页 |
·SDP | 第20-22页 |
·Qlink通信机制 | 第22页 |
·EDMA传输 | 第22-23页 |
·MDSP软件系统 | 第23-28页 |
·并行编程模型 | 第23-27页 |
·预编译器 | 第27-28页 |
·本章小结 | 第28-29页 |
第三章 单核MPEG-4视频编码器的设计与实现 | 第29-48页 |
·MPEG-4视频标准综述 | 第29-34页 |
·MPEG-4视频特性 | 第29-31页 |
·MPEG-4视频编码标准中的一些基本概念 | 第31-33页 |
·MPEG-4语法 | 第33-34页 |
·单核MPEG-4视频编码器的设计 | 第34-47页 |
·视频数据的输入与编码数据的输出 | 第34-36页 |
·MPEG-4视频编码原理 | 第36-39页 |
·运动估计与运动补偿 | 第39-40页 |
·快速DCT算法与IDCT | 第40-41页 |
·量化与反量化 | 第41-43页 |
·熵编码 | 第43-47页 |
·单核MPEG-4视频编码器的性能分析 | 第47页 |
·本章小结 | 第47-48页 |
第四章 并行MPEG-4视频编码器设计 | 第48-61页 |
·并行算法原理 | 第48页 |
·图像数据划分 | 第48-49页 |
·I帧并行编码方案设计 | 第49-53页 |
·并行帧间数据相关性分析与P帧并行编码设计 | 第53-60页 |
·并行帧间预测中的数据相关性 | 第53-55页 |
·P帧并行编码设计 | 第55-60页 |
·本章小结 | 第60-61页 |
第五章 基于MDSP的并行MPEG-4视频编码器的实现 | 第61-71页 |
·并行MPEG-4视频编码器的实现 | 第61-62页 |
·相关参考数据的传输 | 第61页 |
·SDP数据传输方式的实现 | 第61-62页 |
·Qlink数据传输方式的实现 | 第62页 |
·数据组装 | 第62-70页 |
·数据组装的设计思想 | 第62-63页 |
·数据组装的实现 | 第63-70页 |
·本章小结 | 第70-71页 |
第六章 实验结果 | 第71-74页 |
·Qlink和SDP数据传输性能比较 | 第71-72页 |
·并行编码器性能分析 | 第72-73页 |
·本章小结 | 第73-74页 |
第七章 结束语 | 第74-75页 |
·工作总结 | 第74页 |
·工作展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
作者在学期间取得的学术成果 | 第78页 |