可重构多媒体SoC中多标准宏块预测模块的VLSI设计
摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-25页 |
·媒体算法概述与解决方案 | 第13-19页 |
·H.264和AVS解码器概述 | 第13-16页 |
·媒体处理解决方案的发展现状 | 第16-19页 |
·可重构SoC分析与宏块预测模块设计的必要性 | 第19-23页 |
·可重构多媒体SoC的性能瓶颈 | 第19-21页 |
·可重构多媒体SoC的改进需求 | 第21-22页 |
·多标准宏块预测模块设计的必要性 | 第22-23页 |
·课题来源及其目标意义 | 第23页 |
·论文的主要内容与章节安排 | 第23-25页 |
第二章 视频解码中的宏块预测算法描述 | 第25-44页 |
·H.264与AVS宏块预测算法 | 第25-41页 |
·宏块划分方式 | 第25-26页 |
·帧内模式预测 | 第26-29页 |
·帧间运动矢量预测 | 第29-37页 |
·边界滤波强度计算 | 第37-41页 |
·算法特点分析与硬件设计 | 第41-43页 |
·兼容性分析 | 第41-42页 |
·空间相关性预测 | 第42-43页 |
·硬件复用 | 第43页 |
·本章小结 | 第43-44页 |
第三章 宏块预测模块的VLSI结构设计 | 第44-62页 |
·总体架构设计 | 第44-48页 |
·模块划分与VLSI结构框图 | 第44-45页 |
·系统状态机与流水线设计 | 第45-48页 |
·模块外部接口设计 | 第48-50页 |
·模块接口 | 第48-50页 |
·配置寄存器 | 第50页 |
·存储器组织结构设计 | 第50-55页 |
·片外存储器 | 第51-52页 |
·片内SRAM | 第52-55页 |
·寄存器文件 | 第55页 |
·其他主要模块设计 | 第55-61页 |
·帧内模式预测模块 | 第55-57页 |
·Calculation Core模块 | 第57-59页 |
·边界强度计算模块 | 第59-61页 |
·本章小结 | 第61-62页 |
第四章 宏块预测模块的性能优化 | 第62-74页 |
·相邻块更新策略 | 第62-66页 |
·宏块预测中的相邻块更新 | 第62-63页 |
·一种有效的相邻块更新策略 | 第63-66页 |
·实现结果比较 | 第66页 |
·参考块预取缓存策略 | 第66-72页 |
·设计目的 | 第66-67页 |
·预取缓存方案的实现 | 第67-70页 |
·实现结果比较 | 第70-72页 |
·本章小结 | 第72-74页 |
第五章 宏块预测模块的仿真与验证 | 第74-80页 |
·仿真与验证环境 | 第74-78页 |
·验证环境框架与流程 | 第74-76页 |
·系统仿真结果 | 第76-78页 |
·实现与结果比较 | 第78-79页 |
·综合结果 | 第78页 |
·相关设计比较 | 第78-79页 |
·本章小结 | 第79-80页 |
第六章 结束语 | 第80-82页 |
·主要工作与创新点 | 第80-81页 |
·主要工作 | 第80页 |
·创新点 | 第80-81页 |
·后续研究工作 | 第81-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-87页 |
攻读硕士学位期间已发表或录用的论文 | 第87-90页 |
上海交通大学学位论文答辩决议书 | 第90页 |