FPGA的低功耗设计技术研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究背景 | 第7-8页 |
| ·研究现状 | 第8-11页 |
| ·FPGA的功耗组成 | 第8-9页 |
| ·降低静态功耗的研究 | 第9-10页 |
| ·降低动态功耗的研究 | 第10-11页 |
| ·研究的目标与意义 | 第11-12页 |
| ·论文的工作与结构安排 | 第12-13页 |
| 第二章 FPGA低功耗设计背景知识 | 第13-19页 |
| ·FPGA的结构 | 第13-16页 |
| ·可配置逻辑块 | 第13-14页 |
| ·互联资源 | 第14-16页 |
| ·时钟树 | 第16页 |
| ·功耗模型 | 第16-18页 |
| ·可配置逻辑块功耗 | 第16-17页 |
| ·布线资源功耗 | 第17-18页 |
| ·时钟资源的功耗 | 第18页 |
| ·本章小结 | 第18-19页 |
| 第三章 基本流水线的低功耗设计 | 第19-41页 |
| ·基本流水线数学描述 | 第19-21页 |
| ·组合逻辑毛刺产生原因 | 第19-20页 |
| ·流水线数学模型 | 第20页 |
| ·概念定义 | 第20-21页 |
| ·逻辑优化 | 第21-25页 |
| ·总线编码 | 第23-24页 |
| ·总线翻转 | 第24-25页 |
| ·逻辑片紧凑 | 第25页 |
| ·基本流水线设计 | 第25-29页 |
| ·加法到组合逻辑的转换 | 第25-27页 |
| ·逻辑级数划分 | 第27-28页 |
| ·时钟周期的计算 | 第28-29页 |
| ·流水线设计转换算法 | 第29-40页 |
| ·算法原理 | 第30-37页 |
| ·寄存输出 | 第37-38页 |
| ·触发器和锁存器 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 基本流水线实验流程与结果 | 第41-51页 |
| ·实验流程 | 第41-42页 |
| ·约束文件 | 第42-44页 |
| ·IO标准 | 第42-43页 |
| ·UCF文件 | 第43-44页 |
| ·测试样例的选择 | 第44-47页 |
| ·常用测试样例 | 第44-45页 |
| ·本论文测试样例 | 第45-46页 |
| ·自动测试向量产生器 | 第46-47页 |
| ·资源使用情况与功耗 | 第47-50页 |
| ·测试芯片与工具选择 | 第47页 |
| ·实验结果与分析 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 带使能的流水线低功耗设计 | 第51-59页 |
| ·带使能流水线数学描述 | 第51-53页 |
| ·测试样例 | 第53-56页 |
| ·使能的三种不同方法 | 第53-54页 |
| ·VPR和低功耗设计 | 第54-56页 |
| ·实验电路 | 第56页 |
| ·实验结果与分析 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第六章 总结与展望 | 第59-61页 |
| ·本文工作小结 | 第59-60页 |
| ·进一步的工作 | 第60-61页 |
| 参考文献 | 第61-68页 |
| 致谢 | 第68-69页 |
| 攻读硕士期间论文发表情况及科研情况 | 第69页 |