摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-18页 |
第一章 绪论 | 第18-24页 |
1.1 研究背景和意义 | 第18-20页 |
1.2 研究现状与发展趋势 | 第20-22页 |
1.3 本文工作论述 | 第22-24页 |
第二章 IEEE802.11ac协议物理层研究 | 第24-36页 |
2.1 OFDM基本原理 | 第24-27页 |
2.1.1 并行数据和多载波传输 | 第24-25页 |
2.1.2 保护间隔与循环前缀 | 第25页 |
2.1.3 DFT与IDFT | 第25-26页 |
2.1.4 OFDM整体系统模型 | 第26-27页 |
2.1.5 OFDM系统BER-SNR理想性能 | 第27页 |
2.2 IEEE802.11ac协议物理层解析 | 第27-35页 |
2.2.1 数据包的结构 | 第27-34页 |
2.2.2 调制解调整体流程 | 第34-35页 |
2.3 小结 | 第35-36页 |
第三章 IEEE802.11ac发送端算法设计 | 第36-48页 |
3.1 数据包包头的产生 | 第36-40页 |
3.1.1 调制编码方案MCS | 第36-38页 |
3.1.2 导频结构 | 第38-39页 |
3.1.3 数据包包头的仿真 | 第39-40页 |
3.2 数据包OFDM符号产生 | 第40-45页 |
3.2.1 BCC编码与LDPC编码 | 第40-42页 |
3.2.2 星座图映射 | 第42-43页 |
3.2.3 滤波器设计 | 第43-44页 |
3.2.4 内插与抽取信号 | 第44-45页 |
3.3 发送端数据整体仿真图 | 第45-46页 |
3.4 小结 | 第46-48页 |
第四章 IEEE802.11ac接收端定时同步算法设计与改进 | 第48-84页 |
4.1 数据包检测算法 | 第48-55页 |
4.1.1 自相关数据包检测算法 | 第48-49页 |
4.1.2 互相关数据包检测算法 | 第49-50页 |
4.1.3 改进的数据包检测算法与仿真 | 第50-55页 |
4.2 符号同步算法 | 第55-63页 |
4.2.1 循环前缀同步算法 | 第55-56页 |
4.2.2 互相关符号同步算法 | 第56-58页 |
4.2.3 改进的符号同步算法与仿真 | 第58-63页 |
4.3 全数字环路同步跟踪算法 | 第63-81页 |
4.3.1 偏移量产生的原因 | 第63-65页 |
4.3.2 误差检测算法 | 第65-70页 |
4.3.3 环路滤波器算法 | 第70-71页 |
4.3.4 数字控制振荡器算法 | 第71-72页 |
4.3.5 相位旋转补偿器算法 | 第72-73页 |
4.3.6 插值滤波器算法 | 第73-75页 |
4.3.7 改进的全数字环路同步算法与仿真 | 第75-81页 |
4.4 小结 | 第81-84页 |
第五章 IEEE802.11ac接收端信道响应估计算法设计与改进 | 第84-96页 |
5.1 信道 | 第84-87页 |
5.1.1 信道模型 | 第84-85页 |
5.1.2 路径损耗模型 | 第85-86页 |
5.1.3 两抽头模型与指数模型 | 第86-87页 |
5.2 信道响应估计算法 | 第87-94页 |
5.2.1 LS信道估计算法 | 第88-89页 |
5.2.2 MMSE信道估计算法 | 第89-90页 |
5.2.3 基于DFT的信道估计算法 | 第90-91页 |
5.2.4 改进的信道响应估计算法与仿真 | 第91-94页 |
5.3 小结 | 第94-96页 |
第六章 IEEE802.11ac接收端同步与信道估计算法硬件实现 | 第96-108页 |
6.1 模块硬件实现 | 第96-104页 |
6.1.1 数据包检测与符号同步模块硬件实现 | 第97-101页 |
6.1.2 信道估计模块硬件实现 | 第101-104页 |
6.2 FPGA验证 | 第104-107页 |
6.2.1 FPGA验证目的 | 第104页 |
6.2.2 FPGA验证平台的搭建 | 第104-105页 |
6.2.3 DE2-115开发板 | 第105-106页 |
6.2.4 FPGA验证结果图 | 第106-107页 |
6.3 小结 | 第107-108页 |
第七章 总结与展望 | 第108-110页 |
7.1 总结 | 第108-109页 |
7.2 展望 | 第109-110页 |
参考文献 | 第110-116页 |
致谢 | 第116-118页 |
作者简介 | 第118-120页 |