基于Grantley平台的双路服务器系统的研究与实现
CONTENTS | 第6-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第1章 引言 | 第10-13页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 本文研究内容 | 第11-12页 |
1.3 本文组织结构 | 第12-13页 |
第2章 系统及关键技术 | 第13-23页 |
2.1 服务器基础知识介绍 | 第13页 |
2.2 服务器关键技术 | 第13-19页 |
2.2.1 CPU | 第13-14页 |
2.2.2 内存 | 第14-15页 |
2.2.3 数字式VR | 第15-16页 |
2.2.4 RAID | 第16-19页 |
2.2.5 BMC | 第19页 |
2.3 项目开发流程图 | 第19-23页 |
第3章 系统设计方案 | 第23-34页 |
3.1 系统开发背景及总计设计思路 | 第23-25页 |
3.1.1 系统开发需求 | 第23页 |
3.1.2 开发环境及系统设计思路介绍 | 第23-25页 |
3.2 系统总体设计规格 | 第25-29页 |
3.3 硬件部分设计方案 | 第29-34页 |
3.3.1 计算模块设计方案 | 第29-30页 |
3.3.2 存储模块设计方案 | 第30-32页 |
3.3.3 管理模块设计方案 | 第32页 |
3.3.4 网络模块设计方案 | 第32-34页 |
第4章 系统开发实现 | 第34-53页 |
4.1 计算模块 | 第34-39页 |
4.1.1 CPU VR模块设计 | 第34-37页 |
4.1.2 内存的供电方案 | 第37页 |
4.1.3 高速总线设计 | 第37-38页 |
4.1.4 时钟设计 | 第38-39页 |
4.2 存储模块 | 第39-42页 |
4.2.1 SAS控制器 | 第39-40页 |
4.2.2 背板设计 | 第40-42页 |
4.3 管理模块 | 第42-49页 |
4.3.1 风扇监控 | 第42-43页 |
4.3.2 温度监控 | 第43-47页 |
4.3.3 内存故障监控 | 第47-49页 |
4.4 时序设计 | 第49-53页 |
4.4.1 CPLD的时序设计 | 第49-50页 |
4.4.2 PCH时序设计 | 第50-53页 |
第5章 系统验证 | 第53-62页 |
5.1 设计验证 | 第53页 |
5.2 HW信号测试 | 第53-55页 |
5.3 DC信号测试 | 第55-57页 |
5.4 SI测试 | 第57-62页 |
第6章 总结及后续工作 | 第62-64页 |
6.1 研究总结 | 第62页 |
6.2 下一步工作 | 第62-64页 |
参考文献 | 第64-66页 |
致谢 | 第66-67页 |
附表 | 第67页 |