| 中文摘要 | 第3-4页 |
| ABSTRACT | 第4页 |
| 第一章 绪论 | 第7-12页 |
| 1.1 引言 | 第7页 |
| 1.2 课题研究现状 | 第7-10页 |
| 1.2.1 硬件编码器 | 第7-8页 |
| 1.2.2 软件编码器 | 第8页 |
| 1.2.3 平台的选择 | 第8-10页 |
| 1.3 课题的研究内容 | 第10页 |
| 1.4 课题的研究意义 | 第10-11页 |
| 1.5 论文的章节安排 | 第11-12页 |
| 第二章 感知音频编码算法介绍 | 第12-26页 |
| 2.1 音频编码基础 | 第12-14页 |
| 2.2 MP3 音频编码算法介绍 | 第14-17页 |
| 2.2.1 MP3 音频编码的关键技术 | 第14-16页 |
| 2.2.2 MP3 音频语法结构 | 第16-17页 |
| 2.3 AC-3 音频编码算法介绍 | 第17-23页 |
| 2.3.1 AC-3 音频编码关键技术 | 第19-22页 |
| 2.3.2 AC-3 音频语法结构 | 第22-23页 |
| 2.4 DRA音频编码算法介绍 | 第23-25页 |
| 2.4.1 DRA音频编码关键技术 | 第23-25页 |
| 2.4.2 DRA音频语法结构 | 第25页 |
| 2.5 本章小结 | 第25-26页 |
| 第三章 PADK平台及软件开发环境介绍 | 第26-46页 |
| 3.1 PADK硬件平台介绍 | 第26-29页 |
| 3.1.1 平台整体性能和特点 | 第27页 |
| 3.1.2 平台核心TMS320C6727 | 第27-29页 |
| 3.2 DSP/BIOS及驱动开发方法介绍 | 第29-39页 |
| 3.2.1 DSP/BIOS概述 | 第29-36页 |
| 3.2.2 DSP/BIOS下设备驱动开发方法简介 | 第36-39页 |
| 3.3 TI算法标准及参考框架介绍 | 第39-45页 |
| 3.3.1 背景介绍 | 第39-40页 |
| 3.3.2 XDAIS算法标准 | 第40-43页 |
| 3.3.3 RF5 参考框架 | 第43-45页 |
| 3.4 本章小结 | 第45-46页 |
| 第四章 音频编码器开发平台的实现 | 第46-65页 |
| 4.1 DSP/BIOS外设驱动的开发及调用 | 第47-51页 |
| 4.1.1 使用的流传输模型 | 第47-49页 |
| 4.1.2 在应用程序中调用驱动 | 第49页 |
| 4.1.3 驱动编写 | 第49-51页 |
| 4.2 音频信号采集与播放 | 第51-55页 |
| 4.2.1 音频采集电路 | 第52-54页 |
| 4.2.2 音频播放电路 | 第54-55页 |
| 4.3 音频编码处理 | 第55-61页 |
| 4.3.1 多个音频编码标准的实现 | 第55-59页 |
| 4.3.2 PCM采集任务和编码任务的同步 | 第59-61页 |
| 4.4 音频编码输出 | 第61-63页 |
| 4.4.1 S/PDIF接口介绍 | 第61-62页 |
| 4.4.2 寄存器配置 | 第62-63页 |
| 4.5 性能分析 | 第63-64页 |
| 4.6 本章小结 | 第64-65页 |
| 第五章 结束语 | 第65-67页 |
| 5.1 本论文的贡献 | 第65页 |
| 5.2 下一步工作的方向 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 发表论文和科研情况说明 | 第70-71页 |
| 致谢 | 第71页 |