惯导多模式输出模拟系统研究
摘要 | 第3-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-14页 |
1.1 惯性导航系统概述 | 第9-11页 |
1.1.1 惯性导航系统的分类 | 第9-10页 |
1.1.2 惯性导航系统组件 | 第10页 |
1.1.3 惯导组件测试技术 | 第10-11页 |
1.1.4 惯导组件输出的信号类型 | 第11页 |
1.2 论文的背景意义与研究的主要内容 | 第11-12页 |
1.2.1 国内外研究现状 | 第11页 |
1.2.2 论文的背景意义 | 第11-12页 |
1.2.3 论文研究的主要内容 | 第12页 |
1.3 论文结构安排 | 第12-14页 |
2 系统设计要求及方案 | 第14-25页 |
2.1 系统设计要求 | 第14页 |
2.2 系统设计方案 | 第14-24页 |
2.2.1 系统硬件设计方案 | 第15-18页 |
2.2.2 FPGA内部逻辑设计方案 | 第18-24页 |
2.3 本章小结 | 第24-25页 |
3 系统硬件设计 | 第25-37页 |
3.1 48路脉冲信号的输出电路设计 | 第25-27页 |
3.2 8路串口发送电路设计 | 第27-28页 |
3.3 恒流源输出模块电路设计 | 第28-31页 |
3.3.1 D/A转换电路设计 | 第28-29页 |
3.3.2 恒流源电路设计 | 第29-30页 |
3.3.3 A/D采样电路设计 | 第30-31页 |
3.4 FPGA最小系统设计 | 第31-36页 |
3.4.1 FPGA芯片 | 第31-32页 |
3.4.2 FPGA电源电路 | 第32-33页 |
3.4.3 时钟电路设计 | 第33页 |
3.4.4 下载配置与调试接口电路设计 | 第33-35页 |
3.4.5 字符型液晶显示器接口电路设计 | 第35-36页 |
3.5 本章小结 | 第36-37页 |
4 FPGA逻辑模块设计 | 第37-48页 |
4.1 系统功能流程设计 | 第37-38页 |
4.2 DDS脉冲发生模块设计 | 第38-42页 |
4.2.1 32位地址计数器设计 | 第40-41页 |
4.2.2 地址加法器高位截取模块 | 第41页 |
4.2.3 系统ROM表的制作 | 第41-42页 |
4.3 脉冲测量模块程序设计 | 第42-43页 |
4.4 数控恒流源输出模块程序设计 | 第43-44页 |
4.5 8路串口发送模块程序设计 | 第44-46页 |
4.5.1 波特率定时模块 | 第44-45页 |
4.5.2 数据输入模块 | 第45页 |
4.5.3 发送控制模块 | 第45-46页 |
4.6 脉冲转串口模块设计 | 第46页 |
4.7 按键模块设计 | 第46-47页 |
4.8 液晶显示模块设计 | 第47-48页 |
5 系统调试及结果分析 | 第48-58页 |
5.1 系统搭建与调试 | 第48-52页 |
5.1.1 测试平台的搭建 | 第49页 |
5.1.2 系统调试 | 第49-51页 |
5.1.3 问题分析 | 第51-52页 |
5.2 设计验证 | 第52-58页 |
6 结论 | 第58-61页 |
6.1 总结 | 第58页 |
6.2 结论 | 第58-59页 |
6.3 设计的不足以及展望 | 第59-61页 |
参考文献 | 第61-64页 |
攻读硕士学位期间发表的论文 | 第64-65页 |
致谢 | 第65-67页 |