摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-9页 |
1.1 研究工作背景及其意义 | 第7页 |
1.2 国内外的研究现状和进展 | 第7-8页 |
1.3 本文的主要研究工作和内容组织 | 第8-9页 |
第二章 卫星重叠通信方案的相关理论及基本思想 | 第9-20页 |
2.1 扩频通信基本原理 | 第9-10页 |
2.1.1 扩频通信的理论根据 | 第9页 |
2.1.2 处理增益和干扰容限 | 第9-10页 |
2.2 M元扩频技术 | 第10-12页 |
2.2.1 M元扩频的性能 | 第10-12页 |
2.3 Golay互补序列 | 第12-13页 |
2.3.1 LS码 | 第12-13页 |
2.4 重叠通信方案的基本思想 | 第13-18页 |
2.4.1 基本出发点 | 第14页 |
2.4.2 扩频方式 | 第14页 |
2.4.3 信号的隐蔽性 | 第14-16页 |
2.4.4 发射信号的设计 | 第16页 |
2.4.5 系统同步的总体方案 | 第16页 |
2.4.6 复合码的产生 | 第16-17页 |
2.4.7 发射端原理框图 | 第17-18页 |
2.5 信号隐蔽性的说明 | 第18-20页 |
第三章 卫星重叠通信系统若干关键技术研究 | 第20-49页 |
3.1 窄带干扰抑制技术 | 第20-24页 |
3.1.1 基于时域线性预测的窄带干扰估计和抑制原理 | 第21-22页 |
3.1.2 自适应数字滤波器和LMS算法 | 第22-23页 |
3.1.3 设计框图及性能仿真 | 第23-24页 |
3.2 同步技术 | 第24-43页 |
3.2.1 同步捕获技术 | 第25-34页 |
3.2.2 同步跟踪技术 | 第34-43页 |
3.3 解扩解调技术 | 第43-49页 |
3.3.1 信令解扩和DBPSK差分相干解调技术 | 第43-44页 |
3.3.2 信息解扩解调技术 | 第44-49页 |
第四章 卫星重叠通信系统主要单元的FPGA设计实现 | 第49-63页 |
4.1 重叠通信发射端的FPGA设计 | 第49-52页 |
4.1.1 信令比特的扩频调制 | 第50页 |
4.1.2 信息比特的M元扩频 | 第50页 |
4.1.3 脉冲成形 | 第50-52页 |
4.2 重叠通信接收端的部分模块的FPGA设计 | 第52-63页 |
4.2.1 窄带干扰抑制预处理模块的FPGA设计实现 | 第52-54页 |
4.2.2 频偏与位定时捕获模块的FPGA设计 | 第54-59页 |
4.2.3 频偏纠正和NCO模块 | 第59-60页 |
4.2.4 信令解扩解调模块 | 第60-61页 |
4.2.5 信息解扩解调模块 | 第61-63页 |
结束语 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |
作者在读期间的研究成果 | 第68-69页 |