TD-LTE中信道估计与均衡的SOC设计与实现
| 摘要 | 第4-5页 |
| ABSTRACT | 第5-6页 |
| 第1章 绪论 | 第9-12页 |
| 1.1 研究背景及研究意义 | 第9-10页 |
| 1.2 论文组织结构 | 第10-12页 |
| 第2章 信道估计与均衡算法分析及SOC设计流程 | 第12-27页 |
| 2.1 引言 | 第12页 |
| 2.2 信道估计理论 | 第12-20页 |
| 2.2.1 导频的结构设计 | 第13-15页 |
| 2.2.2 导频位置的信道响应 | 第15-18页 |
| 2.2.3 全时刻的信道响应 | 第18-20页 |
| 2.3 信道均衡理论 | 第20-22页 |
| 2.3.1 迫零(ZF)均衡算法 | 第20-21页 |
| 2.3.2 最小均方差(MMSE)算法 | 第21页 |
| 2.3.3 迭代均衡算法 | 第21-22页 |
| 2.4 SOC设计基本流程 | 第22-25页 |
| 2.4.1 SOC&IP概念 | 第22-23页 |
| 2.4.2 SOC设计规划 | 第23-25页 |
| 2.4.2.1 RTL硬件描述 | 第23-24页 |
| 2.4.2.2 功能时序仿真 | 第24-25页 |
| 2.4.2.3 逻辑综合及布局布线 | 第25页 |
| 2.4.2.4 物理验证 | 第25页 |
| 2.5 小结 | 第25-27页 |
| 第3章 TD-LTE基带平台简介 | 第27-47页 |
| 3.1 TD-LTE基带平台简介 | 第27页 |
| 3.2 TD-LTE基带平台系统架构 | 第27-38页 |
| 3.2.1 发送机 | 第27-35页 |
| 3.2.2 接收机 | 第35-38页 |
| 3.3 TD-LTE平台信道处理流程 | 第38-46页 |
| 3.4 小结 | 第46-47页 |
| 第4章 信道估计与均衡的硬件设计与实现 | 第47-62页 |
| 4.1 信道估计的硬件设计 | 第47-52页 |
| 4.1.1 粗信道估计 | 第47-48页 |
| 4.1.2 时偏和频偏估计 | 第48-50页 |
| 4.1.3 精信道估计 | 第50-52页 |
| 4.2 信道估计的硬件实现 | 第52-58页 |
| 4.2.1 粗信道估计 | 第52-53页 |
| 4.2.2 时偏和频偏估计 | 第53-54页 |
| 4.2.3 精信道估计 | 第54-58页 |
| 4.3 信道均衡的硬件设计 | 第58-59页 |
| 4.4 信道均衡的物理实现 | 第59-61页 |
| 4.5 小结 | 第61-62页 |
| 第5章 信道估计与均衡的验证 | 第62-67页 |
| 5.1 验证环境的建立 | 第62页 |
| 5.2 验证过程与结果 | 第62-64页 |
| 5.3 结果及性能分析 | 第64-66页 |
| 5.4 小结 | 第66-67页 |
| 第6章 总结与展望 | 第67-69页 |
| 参考文献 | 第69-71页 |
| 致谢 | 第71-73页 |
| 攻读学位期间发表的学术论文 | 第73页 |