摘要 | 第4-5页 |
Abstract | 第5-6页 |
英文缩写说明 | 第7-8页 |
第一章 引言 | 第8-19页 |
1.1 快速傅里叶变换的应用背景 | 第8-14页 |
1.1.1 基于正交频分复用的数字无线通信系统 | 第8-11页 |
1.1.2 生物医疗信号处理 | 第11-13页 |
1.1.3 快速傅里叶变换硬件实现的需求分析 | 第13-14页 |
1.2 低功耗技术发展现状和高能效FFT加速器研究动态 | 第14-17页 |
1.2.1 低功耗技术发展现状 | 第14-16页 |
1.2.2 高能效FFT加速器研究动态 | 第16-17页 |
1.3 本文主要内容和结构安排 | 第17-19页 |
第二章 快速傅里叶变换算法原理与特性分析 | 第19-33页 |
2.1 离散傅里叶变换 | 第19页 |
2.2 快速傅里叶变换 | 第19-32页 |
2.2.1 基2按时域抽取算法 | 第21-23页 |
2.2.2 基2按频域抽取算法 | 第23-25页 |
2.2.3 基4算法和基8算法 | 第25-30页 |
2.2.4 基2~2和基2~3算法 | 第30-32页 |
2.3 本章小结 | 第32-33页 |
第三章 快速傅里叶变换架构分析与运算流程优化 | 第33-55页 |
3.1 快速傅里叶变换架构分析 | 第33-35页 |
3.2 快速傅里叶变换数据格式和运算流程优化 | 第35-53页 |
3.2.1 定点实现 | 第36页 |
3.2.2 浮点实现 | 第36-38页 |
3.2.3 基于定点缩放方法实现 | 第38-39页 |
3.2.4 动态偏置调节的混合浮点方法实现 | 第39-53页 |
3.3 本章小结 | 第53-55页 |
第四章 动态偏置调节的混合浮点FFT硬件加速器设计 | 第55-71页 |
4.1 FFT硬件加速器架构 | 第55-57页 |
4.2 蝶形运算单元 | 第57-62页 |
4.3 地址产生器 | 第62-65页 |
4.4 数据存储器 | 第65-66页 |
4.5 旋转因子存储器 | 第66-67页 |
4.6 偏置调节单元 | 第67页 |
4.7 硬件低功耗优化 | 第67-69页 |
4.8 硬件实现结果 | 第69-70页 |
4.9 本章小结 | 第70-71页 |
第五章 FFT硬件加速器能效优化策略 | 第71-82页 |
5.1 低电压FFT硬件加速器系统的可行性分析 | 第71-72页 |
5.2 SRAM错误率与电压下降关系分析 | 第72-80页 |
5.2.1 SRAM失效原因分析 | 第72-73页 |
5.2.2 SRAM的读失效 | 第73-74页 |
5.2.3 SRAM的写失效 | 第74-75页 |
5.2.4 SRAM失效率的仿真环境设置 | 第75页 |
5.2.5 SRAM失效率的仿真结果 | 第75-80页 |
5.3 采用低电压SRAM的FFT硬件加速器性能指标分析 | 第80-81页 |
5.4 本章小结 | 第81-82页 |
第六章 FFT硬件加速器功能验证与能效、成本分析 | 第82-87页 |
6.1 FFT硬件加速器功能验证 | 第82-84页 |
6.1.1 FPGA验证方案 | 第82-83页 |
6.1.2 FPGA验证结果 | 第83-84页 |
6.2 FFT硬件加速器的能效、成本分析 | 第84-85页 |
6.2.1 基于常电压存储器的FFT硬件加速器实现结果分析与比较 | 第84-85页 |
6.2.2 基于低电压存储器的FFT硬件加速器实现结果分析与比较 | 第85页 |
6.3 本章小结 | 第85-87页 |
第七章 总结与展望 | 第87-89页 |
7.1 工作总结 | 第87-88页 |
7.2 工作展望 | 第88-89页 |
参考文献 | 第89-95页 |
硕士学习期间录用和发表的学术论文 | 第95-96页 |
致谢 | 第96-97页 |