首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文--数字信号处理论文

高能效混合浮点FFT硬件加速器架构与VLSI实现研究

摘要第4-5页
Abstract第5-6页
英文缩写说明第7-8页
第一章 引言第8-19页
    1.1 快速傅里叶变换的应用背景第8-14页
        1.1.1 基于正交频分复用的数字无线通信系统第8-11页
        1.1.2 生物医疗信号处理第11-13页
        1.1.3 快速傅里叶变换硬件实现的需求分析第13-14页
    1.2 低功耗技术发展现状和高能效FFT加速器研究动态第14-17页
        1.2.1 低功耗技术发展现状第14-16页
        1.2.2 高能效FFT加速器研究动态第16-17页
    1.3 本文主要内容和结构安排第17-19页
第二章 快速傅里叶变换算法原理与特性分析第19-33页
    2.1 离散傅里叶变换第19页
    2.2 快速傅里叶变换第19-32页
        2.2.1 基2按时域抽取算法第21-23页
        2.2.2 基2按频域抽取算法第23-25页
        2.2.3 基4算法和基8算法第25-30页
        2.2.4 基2~2和基2~3算法第30-32页
    2.3 本章小结第32-33页
第三章 快速傅里叶变换架构分析与运算流程优化第33-55页
    3.1 快速傅里叶变换架构分析第33-35页
    3.2 快速傅里叶变换数据格式和运算流程优化第35-53页
        3.2.1 定点实现第36页
        3.2.2 浮点实现第36-38页
        3.2.3 基于定点缩放方法实现第38-39页
        3.2.4 动态偏置调节的混合浮点方法实现第39-53页
    3.3 本章小结第53-55页
第四章 动态偏置调节的混合浮点FFT硬件加速器设计第55-71页
    4.1 FFT硬件加速器架构第55-57页
    4.2 蝶形运算单元第57-62页
    4.3 地址产生器第62-65页
    4.4 数据存储器第65-66页
    4.5 旋转因子存储器第66-67页
    4.6 偏置调节单元第67页
    4.7 硬件低功耗优化第67-69页
    4.8 硬件实现结果第69-70页
    4.9 本章小结第70-71页
第五章 FFT硬件加速器能效优化策略第71-82页
    5.1 低电压FFT硬件加速器系统的可行性分析第71-72页
    5.2 SRAM错误率与电压下降关系分析第72-80页
        5.2.1 SRAM失效原因分析第72-73页
        5.2.2 SRAM的读失效第73-74页
        5.2.3 SRAM的写失效第74-75页
        5.2.4 SRAM失效率的仿真环境设置第75页
        5.2.5 SRAM失效率的仿真结果第75-80页
    5.3 采用低电压SRAM的FFT硬件加速器性能指标分析第80-81页
    5.4 本章小结第81-82页
第六章 FFT硬件加速器功能验证与能效、成本分析第82-87页
    6.1 FFT硬件加速器功能验证第82-84页
        6.1.1 FPGA验证方案第82-83页
        6.1.2 FPGA验证结果第83-84页
    6.2 FFT硬件加速器的能效、成本分析第84-85页
        6.2.1 基于常电压存储器的FFT硬件加速器实现结果分析与比较第84-85页
        6.2.2 基于低电压存储器的FFT硬件加速器实现结果分析与比较第85页
    6.3 本章小结第85-87页
第七章 总结与展望第87-89页
    7.1 工作总结第87-88页
    7.2 工作展望第88-89页
参考文献第89-95页
硕士学习期间录用和发表的学术论文第95-96页
致谢第96-97页

论文共97页,点击 下载论文
上一篇:从通俗艺术到身体美学--对舒斯特曼理论逻辑的发现
下一篇:交易市场中价格崩溃现象的技术面原因及相关程序化策略构建