基于FPGA的实时图像采集和处理系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-12页 |
| ·研究背景与意义 | 第8-9页 |
| ·FPGA技术的优势及潜在局限性 | 第9-10页 |
| ·课题研究的主要内容 | 第10-11页 |
| ·本文的内容和结构 | 第11-12页 |
| 2 FPGA技术与开发环境 | 第12-18页 |
| ·FPGA开发流程概述 | 第12-15页 |
| ·Quartus Ⅱ工具介绍 | 第15-17页 |
| ·本章小结 | 第17-18页 |
| 3 实时图像采集与处理系统的硬件设计 | 第18-30页 |
| ·系统整体设计框图 | 第18-19页 |
| ·硬件平台的搭建 | 第19-28页 |
| ·FPGA器件选型 | 第19-20页 |
| ·传感器的选型 | 第20-21页 |
| ·电源模块 | 第21-22页 |
| ·JTAG模块 | 第22-24页 |
| ·SDRAM模块 | 第24-26页 |
| ·A/D转换模块 | 第26页 |
| ·CMOS接口模块 | 第26-28页 |
| ·PCB版图设计 | 第28页 |
| ·开发板硬件调试 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 4 功能逻辑代码设计与仿真 | 第30-54页 |
| ·I2C寄存器配置接口设计 | 第30-34页 |
| ·SCCB(I2C)初始化时序 | 第30页 |
| ·OV7725寄存器分析 | 第30-33页 |
| ·I2C寄存器配置接口时序仿真 | 第33-34页 |
| ·视频图像采集接口设计 | 第34-36页 |
| ·SDRAM控制器设计 | 第36-48页 |
| ·SDRAM数据存储结构 | 第36-37页 |
| ·SDRAM命令解析 | 第37-38页 |
| ·SDRAM初始化时序 | 第38-39页 |
| ·SDRAM读写操作设计 | 第39-41页 |
| ·SDRAM跨时钟异步读写设计 | 第41-45页 |
| ·单片SDRAM兵乓操作的实现 | 第45-47页 |
| ·SDRAM控制器的实现与验证 | 第47-48页 |
| ·VGA显示控制器设计 | 第48-52页 |
| ·VGA接口简介 | 第48-49页 |
| ·VGA时序分析 | 第49-51页 |
| ·VGA控制器仿真和实测效果 | 第51-52页 |
| ·实时图像采集与显示 | 第52-53页 |
| ·本章小结 | 第53-54页 |
| 5 Canny算子逻辑设计和实现 | 第54-66页 |
| ·边缘检测原理和方法 | 第54-55页 |
| ·Canny算子原理 | 第55-58页 |
| ·MATLAB验证 | 第58页 |
| ·Canny算子硬件实现 | 第58-65页 |
| ·Canny算子和Soble算子比较 | 第65页 |
| ·本章小结 | 第65-66页 |
| 6 结论与展望 | 第66-68页 |
| 参考文献 | 第68-71页 |
| 致谢 | 第71-73页 |