基于IMT-Advanced收发系统的数字预失真硬件平台设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·课题研究背景 | 第9-10页 |
| ·国内外研究现状 | 第10-13页 |
| ·IMT-Advanced研究现状 | 第10页 |
| ·IMT-Advanced标准进展 | 第10-11页 |
| ·预失真技术研究及硬件发展现状 | 第11-13页 |
| ·论文主要工作 | 第13-14页 |
| ·论文结构安排 | 第14-15页 |
| 第二章 数字预失真技术与硬件需求 | 第15-20页 |
| ·数字预失真平台设计前提 | 第15-16页 |
| ·数字预失真技术及其基本原理 | 第16-17页 |
| ·数字预失真技术的硬件实现原理 | 第17-18页 |
| ·硬件系统难点及关键问题 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 系统方案及原理图设计 | 第20-37页 |
| ·系统硬件原理框图 | 第20-22页 |
| ·系统硬件框图 | 第22-23页 |
| ·硬件平台器件选型及评估 | 第23-36页 |
| ·FPGA选型与原理图设计 | 第23-27页 |
| ·AD/DA选型与原理图设计 | 第27-30页 |
| ·存储器选型与原理图设计 | 第30-32页 |
| ·时钟分配器选型与原理图设计 | 第32-33页 |
| ·USB芯片选型与原理图设计 | 第33-34页 |
| ·电源管理选型分析 | 第34-36页 |
| ·本章小节 | 第36-37页 |
| 第四章 PCB设计与信号完整性分析 | 第37-51页 |
| ·PCB设计 | 第37-43页 |
| ·PCB布局 | 第37-39页 |
| ·PCB分层 | 第39-40页 |
| ·布线 | 第40-42页 |
| ·硬件实物图 | 第42-43页 |
| ·信号完整性分析 | 第43-50页 |
| ·接地 | 第43-45页 |
| ·滤波 | 第45-49页 |
| ·屏蔽 | 第49-50页 |
| ·本章小节 | 第50-51页 |
| 第五章 系统功能模块调试 | 第51-64页 |
| ·系统模块 | 第51-52页 |
| ·模块调试 | 第52-63页 |
| ·电源模块调试 | 第52-53页 |
| ·FPGA调试 | 第53-54页 |
| ·低速AD调试 | 第54-56页 |
| ·DDR2读写仿真 | 第56-61页 |
| ·USB读写方式配置 | 第61-63页 |
| ·本章小节 | 第63-64页 |
| 第六章 结论 | 第64-66页 |
| ·论文工作总结 | 第64页 |
| ·工作展望 | 第64-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 硕士期间发表论文 | 第70-71页 |
| 附录 | 第71-74页 |