基于FPGA扩频码捕获算法的研究和实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-18页 |
·课题的背景 | 第10-11页 |
·课题研究的目的和意义 | 第11-14页 |
·国内外扩频码快速捕获的研究现状及分析 | 第14-16页 |
·论文主要研究内容 | 第16-18页 |
第2章 传统扩频码捕获原理及仿真分析 | 第18-34页 |
·引言 | 第18页 |
·传统捕获算法的基本原理 | 第18-22页 |
·时域滑动相关法 | 第19-20页 |
·匹配滤波器捕获方法 | 第20-21页 |
·FFT频域并行捕获方法 | 第21-22页 |
·捕获时间分析 | 第22-25页 |
·相关捕获算法的捕获时间 | 第22-24页 |
·匹配滤波器捕获算法的捕获时间 | 第24-25页 |
·FFT算法的捕获时间 | 第25页 |
·检测概率和虚警概率仿真 | 第25-31页 |
·串行时域滑动捕获算法的检测概率和虚警概率 | 第25-27页 |
·匹配滤波器捕获算法的检测概率和虚警概率 | 第27-30页 |
·FFT频域并行快速捕获的检测概率 | 第30-31页 |
·软件实现的运算量和占用资源 | 第31-33页 |
·匹配滤波捕获资源消耗情况 | 第31-32页 |
·FFT捕获资源消耗情况 | 第32-33页 |
·本章小结 | 第33-34页 |
第3章 基于差分码和块处理的算法及仿真分析 | 第34-46页 |
·引言 | 第34-35页 |
·基于差分码和块处理的算法 | 第35-41页 |
·差分码 | 第35-37页 |
·原理推导 | 第37-39页 |
·实现方案 | 第39-41页 |
·捕获性能仿真分析 | 第41-44页 |
·捕获时间分析 | 第41-42页 |
·检测概率和虚警概率 | 第42-44页 |
·软件实现的运算量 | 第44页 |
·本章小结 | 第44-46页 |
第4章 基于差分码和块处理算法的 FPGA实现 | 第46-73页 |
·FPGA技术 | 第46-57页 |
·FPGA设计流程 | 第46-49页 |
·VHDL语言 | 第49-53页 |
·Stratix系列芯片 | 第53-57页 |
·参数初始化模块 | 第57-61页 |
·码 DCO模块 | 第57-59页 |
·伪码发生器 | 第59-60页 |
·差分码判断模块 | 第60-61页 |
·查找表控制初始化 | 第61页 |
·数据相关处理模块 | 第61-67页 |
·RAM模块 | 第62-63页 |
·查找表控制模块 | 第63-64页 |
·循环移位控制模块 | 第64页 |
·本地载波模块 | 第64-67页 |
·峰值计算和判决算法的模块 | 第67-69页 |
·FPGA实现峰值计算的研究 | 第67-68页 |
·捕获判决算法 | 第68-69页 |
·系统集成及结果分析 | 第69-71页 |
·FPGA的芯片选择和占用资源情况分析 | 第69-71页 |
·程序下载 | 第71页 |
·本章小结 | 第71-73页 |
结论 | 第73-75页 |
参考文献 | 第75-78页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第78-79页 |
致谢 | 第79页 |