摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 绪论 | 第10-17页 |
·课题的由来 | 第10-14页 |
·基于FPGA的计算机硬件实验新模式 | 第10-11页 |
·实验设备的开放化趋势 | 第11-12页 |
·远程实验系统的目标 | 第12-13页 |
·计算机硬件实验设备现状 | 第13-14页 |
·研究解决的主要问题 | 第14-15页 |
·边界扫描理论研究及可行性验证 | 第14-15页 |
·硬件加速的边界扫描控制器的设计与实现 | 第15页 |
·论文章节的组织 | 第15-17页 |
第二章 远程实验系统总体架构 | 第17-24页 |
·远程实验系统概貌 | 第17页 |
·基于嵌入式平台的远程实验系统 | 第17-22页 |
·带有Nios Ⅱ软核的嵌入式平台 | 第18-19页 |
·嵌入式Web Services | 第19-20页 |
·服务逻辑 | 第20-22页 |
·远程计算机硬件实验系统实验过程 | 第22-23页 |
·远程计算机硬件实验系统特点 | 第23-24页 |
第三章 基于边界扫描技术的FPGA实验原理和方法的研究及实现 | 第24-45页 |
·概述 | 第24页 |
·边界扫描电路结构 | 第24-29页 |
·TAP(Test Access Port,测试访问端口) | 第25-26页 |
·TAP控制器 | 第26-27页 |
·边界扫描指令寄存器 | 第27页 |
·边界扫描数据寄存器 | 第27-29页 |
·边界扫描描述语言 | 第29-31页 |
·目的 | 第29-30页 |
·使用范围 | 第30页 |
·目标FPGA的边界扫描电路参数 | 第30-31页 |
·基于边界扫描测试技术的FPGA实验基本原理 | 第31-32页 |
·基于边界扫描测试技术的FPGA配置原理和方法 | 第32-36页 |
·基于边界扫描测试技术的实验验证原理和方法 | 第36-37页 |
·远程实验系统目标器件的识别方法 | 第37-39页 |
·边界扫描方案的可行性验证 | 第39-45页 |
·硬件结构 | 第39-40页 |
·调用IO函数 | 第40-41页 |
·根据实验命令编写主程序 | 第41-42页 |
·需要注意的TAP时序 | 第42-43页 |
·调试的数据、结果、结论 | 第43-45页 |
第四章 硬件加速的边界扫描控制器的设计与实现 | 第45-71页 |
·边界扫描控制器的总体设计方案 | 第45-49页 |
·边界扫描控制器硬件实现方案 | 第45-46页 |
·边界扫描控制器功能设计 | 第46-48页 |
·硬件边界扫描控制器结构 | 第48-49页 |
·硬件边界扫描控制器各模块实现 | 第49-56页 |
·时序逻辑 | 第49页 |
·命令寄存器 | 第49-50页 |
·优化TAP接口串行位宽的设计 | 第50-52页 |
·FIFO | 第52-53页 |
·TCK输出模块 | 第53页 |
·控制逻辑 | 第53-56页 |
·集成到SOPC Builder中的边界扫描控制器 | 第56-63页 |
·定义Avalon总线信号 | 第57-59页 |
·定义寄存器 | 第59页 |
·主端口读操作 | 第59-62页 |
·从端口读操作 | 第62-63页 |
·边界扫描控制器的软件应用程序 | 第63-64页 |
·边界扫描控制器的调试 | 第64-66页 |
·测试与性能分析 | 第66-71页 |
·远程实验系统测试 | 第66-69页 |
·性能分析 | 第69-71页 |
第五章 总结与展望 | 第71-74页 |
·本文研究特色 | 第71-72页 |
·后继研究 | 第72-74页 |
附录A | 第74-75页 |
附录B | 第75-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻读硕士期间发表论文 | 第80页 |