| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-17页 |
| ·射频识别技术简介 | 第10-11页 |
| ·国内外RFID 技术的研究与发展 | 第11-13页 |
| ·RFID 技术标准概述 | 第13-14页 |
| ·课题的研究意义 | 第14-15页 |
| ·论文内容和结构 | 第15-17页 |
| 第二章 UHF 频段射频识别手持式读写器总体设计方案 | 第17-27页 |
| ·本项目开发流程 | 第17-19页 |
| ·UHF 频段射频识别手持式读写器系统结构框图 | 第19-20页 |
| ·RFID 射频收发模块芯片的选型 | 第20-22页 |
| ·射频收发芯片选择 | 第20-21页 |
| ·微控制器芯片选择 | 第21-22页 |
| ·嵌入式控制模块的软硬件选型 | 第22-27页 |
| ·嵌入式系统简介 | 第22-23页 |
| ·ARM 处理器及选型 | 第23-24页 |
| ·嵌入式操作系统介绍及选择 | 第24-25页 |
| ·嵌入式软件开发环境的建立 | 第25-27页 |
| 第三章 射频收发模块设计 | 第27-47页 |
| ·射频收发模块技术指标 | 第27页 |
| ·射频收发模块硬件设计 | 第27-40页 |
| ·nRF905 射频收发芯片 | 第28-33页 |
| ·性能和特点 | 第28-29页 |
| ·芯片结构 | 第29-30页 |
| ·工作模式 | 第30页 |
| ·寄存器配置 | 第30-31页 |
| ·nRF905 的数据收发过程 | 第31-33页 |
| ·C8051F340 单片机 | 第33-38页 |
| ·性能和特点 | 第33-34页 |
| ·芯片结构 | 第34-36页 |
| ·CIP-51 微控制器核 | 第36页 |
| ·片内存储器 | 第36-37页 |
| ·JTAG 调试和边界扫描 | 第37页 |
| ·可编程数字I/O 和交叉开关 | 第37-38页 |
| ·串行端口 | 第38页 |
| ·射频模块部分电路设计 | 第38-40页 |
| ·射频收发模块软件设计 | 第40-47页 |
| 第四章 嵌入式控制模块及外围电路硬件设计 | 第47-59页 |
| ·S3C2410A 处理器介绍 | 第47-49页 |
| ·电源部分设计 | 第49-52页 |
| ·时钟电路设计 | 第52页 |
| ·复位电路设计 | 第52-53页 |
| ·FLASH 存储器 | 第53-55页 |
| ·SDRAM 接口电路 | 第55页 |
| ·RS232 接口 | 第55-56页 |
| ·USB 接口 | 第56-57页 |
| ·JTAG 接口模块 | 第57-58页 |
| ·LCD 模块、键盘模块 | 第58-59页 |
| 第五章 系统的软件设计 | 第59-64页 |
| ·系统软件设计总体思路 | 第59-60页 |
| ·BOOTLOADER 引导程序 | 第60-62页 |
| ·Bootloader 的启动过程 | 第60-61页 |
| ·vivi | 第61-62页 |
| ·LINUX 内核的移植 | 第62-63页 |
| ·设备驱动程序设计 | 第63页 |
| ·应用程序设计 | 第63-64页 |
| 第六章 射频模块PCB 的实现及调试 | 第64-72页 |
| ·射频模块部分PCB 的实现 | 第64-66页 |
| ·射频模块部分的调试 | 第66-72页 |
| 第七章 结论与展望 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 攻读硕士期间取得的成果 | 第76-77页 |