迟滞时间差型磁通门传感器及磁测装置的设计
内容提要 | 第1-8页 |
第1章 绪 论 | 第8-13页 |
·课题研究背景 | 第8-9页 |
·磁通门的发展现状 | 第9-10页 |
·课题研究的目的及意义 | 第10-11页 |
·本文的主要内容 | 第11-13页 |
第2章 迟滞时间差型磁通门原理 | 第13-28页 |
·传统磁通门原理 | 第13-18页 |
·传统磁通门结构 | 第13-14页 |
·偶次谐波原理 | 第14-15页 |
·传统磁通门数学模型的建立 | 第15-17页 |
·传统磁通门测量电路 | 第17-18页 |
·迟滞时间差原理 | 第18-25页 |
·迟滞时间差型磁通门数学模型的建立 | 第19-22页 |
·迟滞时间差型磁通门的灵敏度 | 第22-24页 |
·三角波激励和正弦波激励比较 | 第24-25页 |
·迟滞时间差型磁通门测量电路 | 第25页 |
·迟滞时间差型磁通门与传统磁通门比较 | 第25-26页 |
·迟滞时间差型磁通门的模型仿真 | 第26-28页 |
第3章 迟滞时间差型磁通门的设计与实现 | 第28-39页 |
·磁通门的结构设计 | 第28-29页 |
·磁芯对检测结果的影响 | 第29-33页 |
·磁芯材料的选择 | 第29-31页 |
·磁敏感材料的影响 | 第31-32页 |
·磁芯的退磁场效应 | 第32-33页 |
·绕组对检测结果的影响 | 第33-35页 |
·绕组方式的影响 | 第33-34页 |
·绕组分布的影响 | 第34-35页 |
·绕组匝数的影响 | 第35页 |
·励磁信号对检测结果的影响 | 第35-37页 |
·励磁波形的影响 | 第35-36页 |
·励磁电流的影响 | 第36-37页 |
·励磁频率的影响 | 第37页 |
·磁通门实体的设计与制作 | 第37-39页 |
第4章 磁测装置的设计 | 第39-55页 |
·磁测装置的硬件电路设计 | 第39-53页 |
·FPGA最小系统设计 | 第40-43页 |
·电源电路设计 | 第43页 |
·励磁信号发生器设计 | 第43-48页 |
·检测电路设计 | 第48-53页 |
·磁测装置的软件设计 | 第53-55页 |
第5章 测试结果分析 | 第55-62页 |
·标定磁场的产生 | 第55-57页 |
·测试结果分析 | 第57-62页 |
·实验条件说明 | 第57页 |
·磁测装置的噪声测试 | 第57-58页 |
·磁测装置的静态特性测试 | 第58-60页 |
·磁测装置的分辨力测试 | 第60-61页 |
·磁测装置的灵敏度测试 | 第61-62页 |
第6章 全文总结 | 第62-64页 |
·主要研究成果 | 第62-63页 |
·工作展望及建议 | 第63-64页 |
参考文献 | 第64-67页 |
致谢 | 第67-68页 |
摘要 | 第68-70页 |
ABSTRACT | 第70-72页 |