波达方向探测接收系统关键技术研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景和意义 | 第10-11页 |
1.2 国内外研究历史和现状 | 第11-13页 |
1.3 本文结构和主要内容 | 第13-14页 |
第二章 系统功能框架和方案设计 | 第14-36页 |
2.1 智能天线的工作原理及分类 | 第14-17页 |
2.1.1 工作原理 | 第14-16页 |
2.1.2 智能天线的分类 | 第16-17页 |
2.2 系统硬件框架设计 | 第17-19页 |
2.2.1 系统框架结构 | 第17-18页 |
2.2.2 算法实现流程 | 第18-19页 |
2.3 接收板方案设计 | 第19-25页 |
2.3.1 接收链路方案设计 | 第19-22页 |
2.3.2 本振方案 | 第22-25页 |
2.3.2.1 PLL原理和性能指标介绍 | 第23-25页 |
2.4 波束形成板方案设计 | 第25-29页 |
2.4.1 波束形成的两种方案对比 | 第26-27页 |
2.4.2 模拟波束形成方案设计 | 第27-29页 |
2.4.2.1 电源管理 | 第28-29页 |
2.5 数据采集板方案设计 | 第29-35页 |
2.5.1 采样定理 | 第30-31页 |
2.5.2 数据采集板 | 第31-35页 |
2.5.2.1 ADC原理和SNR性能分析 | 第32-35页 |
2.6 本章小结 | 第35-36页 |
第三章 硬件电路设计与实现 | 第36-62页 |
3.1 接收板硬件设计 | 第36-48页 |
3.1.1 滤波器选型 | 第36-39页 |
3.1.2 混频器选型 | 第39-40页 |
3.1.3 放大器选型 | 第40-41页 |
3.1.4 本振器件选型 | 第41-44页 |
3.1.5 硬件电路设计 | 第44-48页 |
3.2 波束形成板硬件设计 | 第48-56页 |
3.2.1 射频开关选型 | 第48页 |
3.2.2 移相器选型 | 第48-49页 |
3.2.3 衰减器选型 | 第49-50页 |
3.2.4 功分/合路器选型 | 第50-51页 |
3.2.5 检波器选型 | 第51-52页 |
3.2.6 ADC选型 | 第52-53页 |
3.2.7 硬件电路设计 | 第53-56页 |
3.3 数据采集板硬件设计 | 第56-61页 |
3.3.1 模拟输入部分 | 第56-57页 |
3.3.2 参考时钟输入部分 | 第57-58页 |
3.3.3 数字输出部分 | 第58-59页 |
3.3.4 PCB设计 | 第59-61页 |
3.4 本章小结 | 第61-62页 |
第四章 系统测试和结果分析 | 第62-79页 |
4.1 测试环境介绍 | 第62-63页 |
4.2 系统控制算法 | 第63-64页 |
4.3 接收板测试 | 第64-70页 |
4.3.1 接收板本振测试 | 第64-68页 |
4.3.2 接收链路测 | 第68-70页 |
4.4 波束形成板测试 | 第70-72页 |
4.5 数据采集板测试 | 第72-76页 |
4.6 波束形成测试 | 第76-77页 |
4.7 本章小结 | 第77-79页 |
第五章 总结与展望 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |