摘要 | 第4-5页 |
ABSTRACT | 第5页 |
注释表 | 第11-12页 |
第一章 绪论 | 第12-16页 |
1.1 课题研究的背景与意义 | 第12页 |
1.2 国内外研究现状 | 第12-14页 |
1.3 论文的研究内容 | 第14-16页 |
第二章 微波频率合成技术 | 第16-24页 |
2.1 频率合成器主要技术指标 | 第16-17页 |
2.2 锁相式频率合成技术 | 第17-18页 |
2.3 直接数字频率合成技术 | 第18-20页 |
2.4 混合式频率合成技术 | 第20-24页 |
2.4.1 DDS 激励 PLL 频率合成方案 | 第21-22页 |
2.4.2 DDS 内插 PLL 频率合成方案 | 第22页 |
2.4.3 DDS+混频+倍频频率合成技术 | 第22-24页 |
第三章 基于级联 DDS 的低杂散可编程序快速射频源 | 第24-38页 |
3.1 系统主要技术指标 | 第24页 |
3.2 级联 DDS 的总体技术方案 | 第24-25页 |
3.3 DDS 电路设计 | 第25-31页 |
3.3.1 DDS1(AD9912)电路设计与分析 | 第25-28页 |
3.3.2 DDS2(AD9851)电路设计与分析 | 第28-31页 |
3.4 双 DDS 系统设计与性能分析 | 第31-38页 |
3.4.1 双 DDS 系统的控制方案 | 第31页 |
3.4.2 DDS 杂散分析及低杂散设计 | 第31-38页 |
第四章 4-5.6GHz 宽带八倍频链路的电路设计 | 第38-54页 |
4.1 宽带有源倍频链的设计方案 | 第38-41页 |
4.1.1 微波倍频器倍频的实现途径 | 第38页 |
4.1.2 常见微波倍频器的原理与设计 | 第38-40页 |
4.1.3 宽带八倍频链设计方案 | 第40-41页 |
4.2 第一级二倍频的设计 | 第41-46页 |
4.2.1 晶体管的选择 | 第41-42页 |
4.2.2 偏置电路和隔直电容的设计 | 第42页 |
4.2.3 输入、输出匹配电路设计 | 第42-43页 |
4.2.4 带通微带滤波器设计 | 第43-44页 |
4.2.5 第一级二倍频电路 | 第44-46页 |
4.3 第二级倍频器电路设计 | 第46-49页 |
4.3.1 带通微带滤波器设计 | 第46-47页 |
4.3.2 第二级二倍频电路 | 第47-49页 |
4.4 放大器设计 | 第49-51页 |
4.5 第三级倍频器电路设计 | 第51-54页 |
4.5.1 带通微带滤波器设计 | 第51-52页 |
4.5.2 第三级二倍频电路 | 第52-54页 |
第五章 宽带可变本振系统的实验与分析 | 第54-66页 |
5.1 DDS 系统的实验与分析 | 第54-56页 |
5.1.1 DDS 系统杂散实验与分析 | 第54-56页 |
5.1.2 系统相位噪声估计与分析 | 第56页 |
5.2 倍频链路的实验与分析 | 第56-66页 |
5.2.1 第一级倍频器实验与分析 | 第57-59页 |
5.2.2 第二级倍频器实验与分析 | 第59-60页 |
5.2.3 第三级倍频器实验与分析 | 第60-62页 |
5.2.4 八倍频电路的实验与分析 | 第62-66页 |
第六章 总结与展望 | 第66-68页 |
6.1 本文工作及课题总结 | 第66页 |
6.2 不足与改进 | 第66-68页 |
参考文献 | 第68-71页 |
致谢 | 第71-72页 |
在学期间的研究成果及发表的学术论文 | 第72页 |