摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-12页 |
1.1 课题背景和研究意义 | 第8页 |
1.2 国内外研究现状综述 | 第8-10页 |
1.3 课题研究的主要内容 | 第10-11页 |
1.4 论文结构安排 | 第11-12页 |
2 数字水印技术 | 第12-21页 |
2.1 水印的特性和分类 | 第12-13页 |
2.2 水印的嵌入 | 第13-18页 |
2.2.1 最低有效位(LSB)算法 | 第13-14页 |
2.2.2 离散傅里叶变换(DFT) | 第14-15页 |
2.2.3 离散小波变换(DWT) | 第15-17页 |
2.2.4 离散余弦变换(DCT) | 第17-18页 |
2.3 水印的提取 | 第18-20页 |
2.3.1 明文检测算法 | 第18-19页 |
2.3.2 盲检测算法 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
3 LDPC 编译码技术 | 第21-33页 |
3.1 校验矩阵 H 的构造 | 第22-25页 |
3.1.1 Gallager 构造法 | 第22-23页 |
3.1.2 单位矩阵循环移位构造法 | 第23-24页 |
3.1.3 π旋转矩阵构造法 | 第24-25页 |
3.2 LDPC 编码 | 第25-27页 |
3.2.1 传统算法(高斯消元法) | 第25页 |
3.2.2 Efficient 编码算法 | 第25-26页 |
3.2.3 递推编码算法 | 第26-27页 |
3.3 LDPC 译码 | 第27-31页 |
3.3.1 硬判决位翻转译码 | 第27-28页 |
3.3.2 BP 译码算法 | 第28-30页 |
3.3.3 LLR BP 译码算法 | 第30-31页 |
3.3.4 UMP BP 译码算法 | 第31页 |
3.4 本章小结 | 第31-33页 |
4 系统设计 | 第33-57页 |
4.1 系统总体结构 | 第33-34页 |
4.2 数据流向 | 第34-35页 |
4.3 系统硬件设计 | 第35-48页 |
4.3.1 LDPC 编码的硬件模块设计(Verilog 语言) | 第35-37页 |
4.3.2 Q 格式表征数据类型 | 第37-39页 |
4.3.3 LDPC 译码的硬件模块设计(Verilog 语言) | 第39-42页 |
4.3.4 LDPC 编译码硬件模块性能分析 | 第42页 |
4.3.5 TFT 触摸屏 | 第42-43页 |
4.3.6 SD 卡存储机制 | 第43-45页 |
4.3.7 bmp 图片的存储与显示 | 第45-48页 |
4.4 系统软件设计 | 第48-53页 |
4.4.1 Amold 变换置乱 | 第48-49页 |
4.4.2 快速二维 DCT 变换 | 第49-52页 |
4.4.3 R 系数水印盲检测 | 第52-53页 |
4.5 结果分析 | 第53-56页 |
4.6 本章小结 | 第56-57页 |
5 总结与展望 | 第57-59页 |
5.1 论文工作总结 | 第57-58页 |
5.2 下一步工作展望 | 第58-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-62页 |
附录 | 第62页 |