摘要 | 第3-4页 |
Abstract | 第4页 |
第1章 绪论 | 第8-12页 |
1.1 引言 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文主要工作内容 | 第10-11页 |
1.4 本章小结 | 第11-12页 |
第2章 方案设计与难点分析 | 第12-17页 |
2.1 方案设计 | 第12-15页 |
2.1.1 硬件主控芯片资源分配 | 第12-14页 |
2.1.2 软件算法的选择 | 第14-15页 |
2.2 难点分析 | 第15-16页 |
2.3 本章小结 | 第16-17页 |
第3章 时钟同步自适应控制系统 | 第17-26页 |
3.1 时钟同步介绍 | 第17页 |
3.2 自适应控制 | 第17-21页 |
3.2.1 模型参考自适应控制系统 | 第18-20页 |
3.2.2 自校正控制系统 | 第20-21页 |
3.3 时钟同步控制系统 | 第21-24页 |
3.3.1 时钟同步控制自校正调节器 | 第21-22页 |
3.3.2 自校正调节器控制算法 | 第22-23页 |
3.3.3 时钟同步的自校正辅助算法 | 第23-24页 |
3.4 时钟同步算法收敛性证明 | 第24-25页 |
3.5 本章小结 | 第25-26页 |
第4章 系统硬件介绍 | 第26-46页 |
4.1 TMS320F28335芯片简要介绍 | 第26-33页 |
4.1.1 定时器工作原理 | 第27-29页 |
4.1.2 SPIA介绍 | 第29-30页 |
4.1.3 SCIC介绍 | 第30-32页 |
4.1.4 F28335中断系统简要介绍 | 第32-33页 |
4.2 无线模块NRF24L01介绍 | 第33-36页 |
4.3 系统硬件的上板设计 | 第36-40页 |
4.3.1 mini28335最小系统板的供电及复位电路 | 第36-37页 |
4.3.2 mini28335最小系统板F28335芯片引脚接线电路 | 第37-38页 |
4.3.3 JTAG电路及恒温晶振接法改进 | 第38-39页 |
4.3.4 Mini28335最小系统板的I/O口排针图 | 第39-40页 |
4.4 下板设计 | 第40-45页 |
4.4.1 排针接口模块 | 第42-43页 |
4.4.2 NRF24L01+无线通信模块 | 第43页 |
4.4.3 数码管显示模块 | 第43-44页 |
4.4.4 串口通信模块 | 第44-45页 |
4.4.5 光电报警模块 | 第45页 |
4.5 本章小结 | 第45-46页 |
第5章 系统软件介绍 | 第46-58页 |
5.1 TMS320F28335的IO口配置 | 第46-47页 |
5.2 串口SCIC初始化配置 | 第47-48页 |
5.3 定时器0的相关配置 | 第48-49页 |
5.4 数码管显示 | 第49-50页 |
5.5 NRF24L01+无线通信模块软件 | 第50-51页 |
5.6 定时器中断 | 第51-52页 |
5.7 外部中断 3 | 第52-53页 |
5.8 主函数 | 第53-55页 |
5.9 流程图 | 第55-57页 |
5.10 本章小结 | 第57-58页 |
第6章 系统测试与误差分析 | 第58-63页 |
6.1 系统测试 | 第58-59页 |
6.2 数据整理 | 第59-62页 |
6.3 误差分析 | 第62页 |
6.4 本章小结 | 第62-63页 |
第7章 总结与展望 | 第63-65页 |
7.1 总结 | 第63页 |
7.2 展望 | 第63-65页 |
参考文献 | 第65-68页 |
发表论文和参加科研情况说明 | 第68-69页 |
致谢 | 第69-70页 |
附录 | 第70-77页 |