便携式高速数据采集与波形回现系统的设计与实现
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第11-15页 |
1.1 课题研究背景及意义 | 第11-13页 |
1.1.1 高速数据采集概述 | 第11页 |
1.1.2 数据采集发展现状 | 第11-12页 |
1.1.3 课题研究意义 | 第12-13页 |
1.2 系统技术指标及课题研究任务 | 第13页 |
1.2.1 技术指标 | 第13页 |
1.2.2 课题研究任务 | 第13页 |
1.3 论文主要内容及结构安排 | 第13-15页 |
第2章 数据采集方案的制定及其关键技术研究 | 第15-27页 |
2.1 数据采集方案分析 | 第15-21页 |
2.1.1 实时采样 | 第15-16页 |
2.1.2 等效采样 | 第16-21页 |
2.1.3 系统数据采集方案 | 第21页 |
2.2 随机等效采样的关键技术 | 第21-26页 |
2.2.1 短时间测量技术 | 第21-25页 |
2.2.2 波形重构技术 | 第25-26页 |
2.3 本章小结 | 第26-27页 |
第3章 系统硬件平台设计 | 第27-41页 |
3.1 系统设计方案及主要芯片选型 | 第27-33页 |
3.1.1 控制模块 | 第27-29页 |
3.1.2 触发模块 | 第29-30页 |
3.1.3 采样模块 | 第30-32页 |
3.1.4 测时模块 | 第32页 |
3.1.5 存储模块 | 第32页 |
3.1.6 重构模块 | 第32-33页 |
3.2 系统硬件电路设计 | 第33-38页 |
3.2.1 系统硬件构成 | 第33-34页 |
3.2.2 触发电路 | 第34-35页 |
3.2.3 模数转换电路 | 第35页 |
3.2.4 数模转换电路 | 第35-36页 |
3.2.5 电源模块 | 第36-38页 |
3.2.6 其他外围电路 | 第38页 |
3.3 PCB布局布线 | 第38-40页 |
3.4 本章小结 | 第40-41页 |
第4章 系统的FPGA实现及测试结果 | 第41-60页 |
4.1 随机等效采样模块构成 | 第41-42页 |
4.2 时钟模块 | 第42-44页 |
4.2.1 时钟模块概述 | 第42-43页 |
4.2.2 时钟模块的FPGA实现 | 第43-44页 |
4.3 ADC控制模块 | 第44-45页 |
4.4 触发整形模块 | 第45-46页 |
4.4.1 触发整形模块概述 | 第45页 |
4.4.2 触发整形模块的FPGA实现 | 第45-46页 |
4.5 数据暂存模块 | 第46-49页 |
4.5.1 数据暂存模块概述 | 第46-47页 |
4.5.2 数据暂存模块的FPGA实现 | 第47-49页 |
4.6 短时间测量模块 | 第49-53页 |
4.6.1 短时间测量模块概述 | 第49-51页 |
4.6.2 短时间测量模块的FPGA实现 | 第51-53页 |
4.7 波形重构模块 | 第53-57页 |
4.7.1 波形重构模块概述 | 第53-54页 |
4.7.2 波形重构模块的FPGA实现 | 第54-57页 |
4.8 系统测试结果 | 第57-59页 |
4.9 本章小结 | 第59-60页 |
第5章 总结与展望 | 第60-62页 |
5.1 本文工作总结 | 第60页 |
5.2 对后续工作的展望 | 第60-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-66页 |
附录 | 第66-70页 |