云架构大容量高带宽硬盘设计
摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-19页 |
1.1 项目背景和意义 | 第9页 |
1.2 国内外的研究现状 | 第9-15页 |
1.2.0 存储介质 | 第10页 |
1.2.1 存储器接口 | 第10-11页 |
1.2.2 系统存储 | 第11-13页 |
1.2.3 硬盘技术 | 第13-15页 |
1.3 平台介绍 | 第15-18页 |
1.3.1 Zynq-7045 | 第15-17页 |
1.3.2 99SE9235 | 第17-18页 |
1.4 论文章节安排 | 第18-19页 |
第二章 系统架构及主机接口 | 第19-31页 |
2.1 系统架构 | 第19-24页 |
2.1.1 只写总线 BoW | 第20-22页 |
2.1.2 SATA 硬盘存储结点 | 第22-23页 |
2.1.3 单路堆叠连接 SATA 硬盘 | 第23页 |
2.1.4 存储中央控制器 SCC | 第23-24页 |
2.2 主机接口 | 第24-31页 |
2.2.1 SATA 接口 | 第24-28页 |
2.2.2 万兆以太网接口 | 第28-31页 |
第三章 系统架构实现 | 第31-49页 |
3.1 系统方案选择 | 第31-32页 |
3.2 BoW 总线构建 | 第32-40页 |
3.2.1 统一结点接口模块 | 第32-34页 |
3.2.2 总线仲裁器 | 第34-36页 |
3.2.3 SNC 和 MCI 模块 | 第36-38页 |
3.2.4 BoW 总线实现 | 第38-40页 |
3.3 单路堆叠连接 SATA 硬盘 | 第40-45页 |
3.3.1 实现方案 | 第40-41页 |
3.3.2 PCIe 接口设计 | 第41-45页 |
3.4 存储中央控制器 | 第45-49页 |
3.4.1 模式一 | 第45-46页 |
3.4.2 模式二 | 第46-47页 |
3.4.3 模式三 | 第47-49页 |
第四章 硬件设计 | 第49-57页 |
4.1 电源设计 | 第50-51页 |
4.2 时钟设计 | 第51-53页 |
4.3 DDR 设计 | 第53页 |
4.4 外围电路设计 | 第53-57页 |
第五章 总结与展望 | 第57-59页 |
5.1 总结与讨论 | 第57页 |
5.2 展望 | 第57-59页 |
参考文献 | 第59-63页 |
致谢 | 第63-65页 |
攻读学位期间发表的学术论文及成果 | 第65页 |