安全SOC芯片随机数模块的设计与实现
摘要 | 第4-5页 |
Abstract | 第5-6页 |
引言 | 第12-15页 |
0.1 概述 | 第12页 |
0.2 选题背景及实际意义 | 第12-13页 |
0.3 论文结构及相关内容 | 第13-15页 |
第1章 RNG基本原理 | 第15-25页 |
1.1 随机数特性 | 第15-16页 |
1.1.1 随机性 | 第15页 |
1.1.2 不可预测性 | 第15-16页 |
1.1.3 随机序列 | 第16页 |
1.2 伪随机数发生器 | 第16-21页 |
1.2.1 伪随机数发生器 | 第16-17页 |
1.2.2 哥伦布随机性假设 | 第17页 |
1.2.3 PRNG的常用方法 | 第17-21页 |
1.3 TRNG的原理 | 第21-25页 |
1.3.1 真随机数发生器 | 第21-22页 |
1.3.2 TRNG的影响因素 | 第22页 |
1.3.3 TRNG的常用方法 | 第22-25页 |
第2章 随机数检测 | 第25-38页 |
2.1 随机数检测概述 | 第25-27页 |
2.1.1 随机数检测标准 | 第25页 |
2.1.2 随机数检测指标 | 第25-26页 |
2.1.3 统计理论基础 | 第26-27页 |
2.2 AIS31评估基础 | 第27-29页 |
2.3 AIS31评估要求 | 第29-32页 |
2.3.1 P1级 | 第29-30页 |
2.3.2 P2级 | 第30-32页 |
2.4 AIS31检测项 | 第32-34页 |
2.5 随机数自检 | 第34-38页 |
2.5.1 卡方测试 | 第34-35页 |
2.5.2 总失败测试和上电检测 | 第35页 |
2.5.3 在线检测和上电检测 | 第35-36页 |
2.5.4 在线检测、总失败检测和上电检测 | 第36-38页 |
第3章 RNG的设计与实现 | 第38-51页 |
3.1 总线接.模块 | 第38-42页 |
3.1.1 总线接.模块 | 第38-40页 |
3.1.2 中断控制模块 | 第40页 |
3.1.3 真随机数采集模块 | 第40-41页 |
3.1.4 伪随机数采集模块 | 第41页 |
3.1.5 数字化噪声数据采集模块 | 第41页 |
3.1.6 低功耗模块 | 第41-42页 |
3.2 真随机数模块 | 第42页 |
3.2.1 震荡采样发生器 | 第42页 |
3.2.2 数学后处理 | 第42页 |
3.3 数字化噪声模块 | 第42-43页 |
3.4 伪随机数模块 | 第43-44页 |
3.4.1 钟控发生器 | 第43页 |
3.4.2 交替停走发生器的设计 | 第43-44页 |
3.5 跨时钟模块 | 第44-50页 |
3.5.1 同步电路 | 第44-45页 |
3.5.2 两级同步器 | 第45-46页 |
3.5.3 握手同步器 | 第46-48页 |
3.5.4 跨时钟域的实现 | 第48-50页 |
3.6 功能描述 | 第50-51页 |
第4章 模块仿真与分析 | 第51-61页 |
4.1 模块仿真 | 第51-52页 |
4.2 功能仿真 | 第52-56页 |
4.2.1 分频控制的验证 | 第52-53页 |
4.2.2 真随机数的验证 | 第53页 |
4.2.3 数字化噪声信号的验证 | 第53-54页 |
4.2.4 伪随机数的验证 | 第54页 |
4.2.5 跨时钟模块的验证 | 第54-55页 |
4.2.6 不同时钟关系的验证 | 第55页 |
4.2.7 安全模式的验证 | 第55-56页 |
4.2.8 中断的验证 | 第56页 |
4.3 平台仿真 | 第56-58页 |
4.4 芯片成品测试 | 第58页 |
4.5 随机数检测 | 第58-61页 |
第5章 总结 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |