星间链路低信噪比信号同步技术研究
摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 研究背景与意义 | 第7页 |
1.2 国内外星间链路发展状况 | 第7-9页 |
1.2.1 国外星间链路 | 第7-9页 |
1.2.2 国内星间链路 | 第9页 |
1.3 论文主要内容 | 第9页 |
1.4 论文结构安排 | 第9-11页 |
2 星间链路信号体制设计 | 第11-30页 |
2.1 星间通信特点 | 第11-12页 |
2.2 扩频通信 | 第12-14页 |
2.3 信号设计 | 第14页 |
2.4 伪随机码以及组合码 | 第14-18页 |
2.4.1 m序列 | 第15-16页 |
2.4.2 截短m序列 | 第16页 |
2.4.3 M序列 | 第16-17页 |
2.4.4 组合码序列 | 第17-18页 |
2.5 发端设计 | 第18-22页 |
2.5.1 成形滤波器 | 第19-22页 |
2.6 收端设计 | 第22-29页 |
2.6.1 数字下变频 | 第24-26页 |
2.6.2 抽取滤波器 | 第26-27页 |
2.6.3 异步内插 | 第27页 |
2.6.4 匹配滤波 | 第27-28页 |
2.6.5 积分清零 | 第28-29页 |
2.7 总结 | 第29-30页 |
3 捕获设计与实现 | 第30-43页 |
3.1 捕获原理 | 第30-32页 |
3.2 捕获算法 | 第32-36页 |
3.2.1 线性搜索 | 第32-34页 |
3.2.2 并行频率搜索 | 第34-35页 |
3.2.3 并行码相位搜索 | 第35-36页 |
3.2.4 捕获算法比较 | 第36页 |
3.3 捕获设计 | 第36-42页 |
3.3.1 捕获框图 | 第36-38页 |
3.3.2 捕获性能分析 | 第38-42页 |
3.4 总结 | 第42-43页 |
4 同步技术设计与实现 | 第43-71页 |
4.1 锁相环 | 第43-50页 |
4.1.1 锁相环基本工作原理 | 第43-45页 |
4.1.2 环路阶数与稳态响应 | 第45-48页 |
4.1.3 环路滤波器 | 第48-50页 |
4.2 伪码同步 | 第50-60页 |
4.2.1 DLL环 | 第50-52页 |
4.2.2 内插技术 | 第52-58页 |
4.2.3 Farrow结构异步内插 | 第58-60页 |
4.3 载波同步 | 第60-70页 |
4.3.1 载波环 | 第61-66页 |
4.3.2 分离的锁相环与锁频环组合 | 第66-68页 |
4.3.3 锁相环与锁频环结合的性能仿真与实现 | 第68-70页 |
4.4 总结 | 第70-71页 |
5 系统硬件设计与测试 | 第71-79页 |
5.1 信号处理模块 | 第71-72页 |
5.2 发送模块 | 第72-73页 |
5.3 接收模块 | 第73-74页 |
5.4 PCB设计 | 第74-76页 |
5.5 系统测试 | 第76-79页 |
结论 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |