致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
1 引言 | 第10-14页 |
1.1 课题研究背景及意义 | 第10页 |
1.2 课题研究现状 | 第10-12页 |
1.3 本文的主要工作及内容安排 | 第12-14页 |
2 北斗导航系统及捕获原理 | 第14-26页 |
2.1 北斗信号特点 | 第14-15页 |
2.2 北斗二代导航接收机架构 | 第15-16页 |
2.3 北斗卫星信号捕获的目的 | 第16页 |
2.4 北斗卫星信号捕获原理及算法 | 第16-24页 |
2.4.1 串行捕获算法及性能 | 第16-18页 |
2.4.2 并行最大似然捕获方法及性能 | 第18-19页 |
2.4.3 低通匹配滤波器捕获算法及性能 | 第19-22页 |
2.4.4 FFT捕获算法及性能 | 第22-24页 |
2.5 小结 | 第24-26页 |
3 基于PMF-FFT捕获算法的研究与仿真 | 第26-42页 |
3.1 PMF-FFT捕获算法原理 | 第26-29页 |
3.2 PMF-FFT捕获算法结构的改进 | 第29-35页 |
3.2.1 数字匹配滤波器的原理 | 第29-30页 |
3.2.2 数字匹配滤波器的结构 | 第30-33页 |
3.2.3 FFT的结构改进 | 第33-35页 |
3.3 PMF-FFT捕获算法仿真分析 | 第35-37页 |
3.4 PMF-FFT捕获算法的性能分析 | 第37-40页 |
3.4.1 检测概率 | 第38页 |
3.4.2 虚警概率 | 第38-40页 |
3.4.3 平均捕获时间 | 第40页 |
3.4.4 频率分辨率 | 第40页 |
3.5 小结 | 第40-42页 |
4 改进的PMF-FFT捕获算法的FPGA实现与测试 | 第42-72页 |
4.1 FPGA概述 | 第42-43页 |
4.2 捕获算法实现 | 第43-44页 |
4.3 前端处理单元的设计 | 第44-51页 |
4.3.1 AD采样部分设计 | 第45-46页 |
4.3.2 载波NCO发生器设计 | 第46-47页 |
4.3.3 下变频器模块设计 | 第47-48页 |
4.3.4 本地伪码再生器 | 第48-51页 |
4.4 PMF单元设计的设计 | 第51-59页 |
4.4.1 DCM模块 | 第53-54页 |
4.4.2 本地再生伪码存储RAM | 第54-55页 |
4.4.3 基带数据存储RAM | 第55页 |
4.4.4 折叠匹配滤波器段 | 第55-58页 |
4.4.5 匹配结果RAM | 第58-59页 |
4.5 FFT与非相干累加单元的设计 | 第59-66页 |
4.5.1 FFT模块 | 第60-63页 |
4.5.2 非相干累加模块 | 第63-66页 |
4.6 判决器的设计 | 第66-67页 |
4.7 PMF-FFT捕获算法的系统测试与性能比较 | 第67-70页 |
4.7.1 硬件平台的搭建 | 第67-69页 |
4.7.2 性能测试与比较 | 第69-70页 |
4.8 小节 | 第70-72页 |
5 结论 | 第72-74页 |
5.1 本文总结及主要贡献 | 第72页 |
5.2 下一步工作的建设及未来研究重点 | 第72-74页 |
参考文献 | 第74-77页 |
作者简历 | 第77-79页 |
学位论文数据集 | 第79页 |