基于软件无线电的接收机系统研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第1章 绪论 | 第9-12页 |
| ·软件无线电概念由来 | 第9页 |
| ·软件无线电的发展状况 | 第9-10页 |
| ·本文的主要工作及内容安排 | 第10-12页 |
| 第2章 软件无线电结构及关键技术分析 | 第12-18页 |
| ·软件无线电的基本结构 | 第12-13页 |
| ·软件无线电中关键技术分析 | 第13-17页 |
| ·射频前端 | 第13-14页 |
| ·数据采样 | 第14-15页 |
| ·数字信号处理技术 | 第15-17页 |
| ·本章小结 | 第17-18页 |
| 第3章 接收机系统方案设计及仿真 | 第18-31页 |
| ·接收机技术指标 | 第18-19页 |
| ·射频子系统方案设计 | 第19-26页 |
| ·数字中频方式 | 第20页 |
| ·直接下变频方式 | 第20-22页 |
| ·超外差方式 | 第22-24页 |
| ·射频子系统方案仿真 | 第24-26页 |
| ·频率合成子系统方案设计 | 第26-29页 |
| ·DDS激励PLL方案 | 第26-27页 |
| ·PLL内嵌DDS方案 | 第27-28页 |
| ·DDS和PLL环外混频方案 | 第28-29页 |
| ·综合基带子系统方案设计 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第4章 接收机系统电路设计及实现 | 第31-60页 |
| ·射频子系统(模拟前端)设计 | 第31-43页 |
| ·接收滤波器 | 第31页 |
| ·低噪声放大器设计 | 第31-37页 |
| ·混频放大电路设计 | 第37-43页 |
| ·频率合成子系统设计 | 第43-53页 |
| ·时钟分配单元设计 | 第44-47页 |
| ·本振产生单元设计 | 第47-52页 |
| ·配置与监控单元设计 | 第52-53页 |
| ·综合基带子系统设计 | 第53-59页 |
| ·ADC采样电路单元设计 | 第53-56页 |
| ·数字信号处理单元设计 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 第5章 接收机系统测试结果及分析 | 第60-66页 |
| ·射频子系统测试结果 | 第60-62页 |
| ·低噪放测试 | 第60页 |
| ·混频放大电路测试 | 第60-61页 |
| ·AGC电路测试 | 第61-62页 |
| ·频率合成子系统测试结果 | 第62-65页 |
| ·ADC时钟测试 | 第62页 |
| ·FPGA时钟测试 | 第62-63页 |
| ·本振一输出测试 | 第63-64页 |
| ·本振二输出测试 | 第64-65页 |
| ·综合基带子系统测试 | 第65页 |
| ·本章小结 | 第65-66页 |
| 第6章 结束语 | 第66-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 附录 作者在读期间发表的学术论文及参加的科研项目 | 第71页 |
| 发表的学术论文 | 第71页 |
| 参加的科研项目 | 第71页 |