基于FPGA的抗干扰晶闸管数字触发器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪论 | 第9-18页 |
| ·课题研究背景 | 第9-12页 |
| ·六脉波触发与晶闸管触发技术现状 | 第12-17页 |
| ·本论文的主要工作 | 第17-18页 |
| 2 FPGA 设计基础和 EDA 软件介绍 | 第18-29页 |
| ·FPGA 的介绍 | 第18-20页 |
| ·FPGA 技术简介 | 第20-29页 |
| 3 移相触发器的总体设计 | 第29-38页 |
| ·基于 FPGA 移相触发器设计的总体框图 | 第29-30页 |
| ·相位基准信号电路设计 | 第30-31页 |
| ·输入控制电路设计 | 第31-34页 |
| ·缺相保护电路设计 | 第34-36页 |
| ·功率放大电路设计 | 第36-38页 |
| 4 基于 FPGA 的相移触发器的设计与测试 | 第38-67页 |
| ·相移触发器原理以及硬件平台概述 | 第38-40页 |
| ·锁相环工作原理与实现 | 第40-48页 |
| ·分频器工作原理与实现 | 第48-52页 |
| ·脉冲发生器工作原理与实现 | 第52-57页 |
| ·相位控制器工作原理与实现 | 第57-60页 |
| ·测试结果 | 第60-67页 |
| 5 总结与展望 | 第67-69页 |
| ·本文总结 | 第67页 |
| ·展望 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 附录 锁相环与脉冲触发的 Verilog 程序 | 第73-79页 |