首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--数据、图像处理及录取论文

宽带ISAR实时干扰技术及实现

摘要第1-11页
ABSTRACT第11-12页
第一章 绪论第12-15页
   ·研究背景及意义第12-13页
     ·雷达成像技术第12页
     ·对逆合成孔径雷达干扰研究的意义第12-13页
   ·逆合成孔径雷达干扰的研究现状第13-14页
   ·本课题主要工作第14-15页
第二章 ISAR 成像原理及干扰方法研究第15-31页
   ·ISAR 成像基本原理第15-20页
     ·ISAR 成像基本原理第15-16页
     ·RD 成像算法流程第16-19页
     ·对实验数据的RD 算法仿真第19-20页
   ·ISAR 雷达干扰技术概论第20页
     ·遮盖性干扰技术第20页
     ·欺骗性干扰技术第20页
   ·遮盖性干扰方法研究第20-22页
     ·射频噪声干扰第21页
     ·噪声调幅干扰第21页
     ·噪声调相干扰第21页
     ·噪声干扰实验仿真第21-22页
   ·欺骗性干扰方法研究第22-29页
     ·对ISAR 欺骗性干扰分析第23页
     ·数字图像合成假目标[8]的方法及过程第23-26页
     ·仿真及验证第26-28页
     ·假目标的分辨率分析第28-29页
   ·本章小结第29-31页
第三章 欺骗性干扰的硬件算法实现第31-54页
   ·幅相量化DRFM 技术第31-36页
     ·幅相量化DRFM 原理第31-33页
     ·幅相量化DRFM 性能分析第33-34页
     ·幅相量化DRFM 模块设计第34-36页
   ·DIS 算法的调制信息生成方法第36-40页
     ·调制信息生成实现及算法复杂度分析第37-38页
     ·调制信息生成算法优化第38-39页
     ·调制信息生成方法的仿真验证第39-40页
   ·DIS 算法的各参数量化位数确定第40-45页
     ·幅度增量g 的量化位数第40-42页
     ·查找表输出的量化位数第42-44页
     ·各参数量化位数小结第44-45页
   ·DIS 算法的干扰信号调制实现第45-53页
     ·干扰信号调制的算法分析第45页
     ·干扰信号调制的并行处理第45-48页
     ·干扰信号调制的FPGA 硬件实现第48-51页
     ·FPGA 实现干扰信号调制的仿真验证第51-52页
     ·DIS 算法合成大目标展望第52-53页
   ·本章小结第53-54页
第四章 ISAR 欺骗性干扰处理系统设计第54-65页
   ·系统综述与设计指标第54-56页
     ·系统硬件架构第54-55页
     ·DSP、FPGA 芯片选型第55-56页
     ·系统性能与指标介绍第56页
   ·超高速数据转换AD/DA 的控制逻辑第56-60页
     ·采样时钟控制第56-58页
     ·ADC 芯片控制第58-59页
     ·DAC 芯片控制第59-60页
   ·系统高速数据流传输第60-63页
     ·DSP 与SDRAM 通信第61页
     ·FPGA 与DSP 之间链路口通信第61-62页
     ·板卡与上位机通信第62-63页
   ·实时ISAR 欺骗性干扰系统的实验验证第63-64页
   ·本章小结第64-65页
第五章 结束语第65-67页
   ·论文总结第65页
   ·工作展望第65-67页
致谢第67-68页
参考文献第68-71页
作者在学期间取得的学术成果第71页

论文共71页,点击 下载论文
上一篇:容迟网络中城区道路网络建模与评估
下一篇:宽带雷达数据采集与实时成像处理技术研究