SDIO主控制器设计
目录 | 第1-10页 |
摘要 | 第10-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-18页 |
·课题研究背景及意义 | 第12-14页 |
·SDIO 主控制器国内外研究现状 | 第14-15页 |
·SDIO 主控制器IP 核国外研究现状 | 第14页 |
·SDIO 主控制器IP 国内研究现状 | 第14-15页 |
·论文的研究内容 | 第15-17页 |
·论文的组织结构 | 第17-18页 |
第二章 协议分析 | 第18-28页 |
·SDIO 接口协议简介 | 第18-25页 |
·SDIO 接口通信机制 | 第18-23页 |
·SDIO 卡硬件结构 | 第23-24页 |
·SDIO 接口状态转换 | 第24-25页 |
·AMBA 协议简介 | 第25-27页 |
·本章小结 | 第27-28页 |
第三章 SDIO 主控制器设计 | 第28-67页 |
·SDIO 主控制器总体介绍 | 第28-30页 |
·AHB 总线接口设计 | 第30-34页 |
·AHB 从机接口设计 | 第31-32页 |
·AHB 主机接口设计 | 第32-34页 |
·BIU 控制器设计 | 第34-40页 |
·BIU 命令/响应控制状态机 | 第34-37页 |
·BIU 数据控制状态机 | 第37-40页 |
·DMA 控制器设计 | 第40-52页 |
·SDMA 算法分析 | 第41-42页 |
·ADMA1 算法分析 | 第42-44页 |
·ADMA2 算法分析 | 第44-45页 |
·DMA 控制器设计 | 第45-52页 |
·FIFO 接口控制单元FIU 设计 | 第52-54页 |
·CIU 单元命令/响应控制模块设计 | 第54-57页 |
·CIU 单元数据控制器设计 | 第57-61页 |
·从机控制单元SCU 设计 | 第61页 |
·中断控制器设计 | 第61-66页 |
·本章小结 | 第66-67页 |
第四章 SDISDIO 主控制器优化设计技术 | 第67-80页 |
·双向双端口异步FIFO 设计 | 第67-75页 |
·基本异步FIFO 结构 | 第67-68页 |
·单拍置空/满双向双端口异步FIFO 结构 | 第68页 |
·读写指针变换规则 | 第68-69页 |
·实时的全局状态检测器 | 第69-72页 |
·块操作双向FIFO 状态检测机制 | 第72-74页 |
·异步FIFO 比较 | 第74-75页 |
·状态机分割技术 | 第75-78页 |
·时钟同步技术 | 第78-79页 |
·本章小结 | 第79-80页 |
第五章 SDIO 主控制器验证 | 第80-96页 |
·验证计划 | 第80-81页 |
·模块级验证 | 第81-84页 |
·系统级功能验证 | 第84-91页 |
·系统功能验证平台 | 第85页 |
·功能仿真波形输出 | 第85-91页 |
·逻辑综合 | 第91-93页 |
·FPGA 验证 | 第93-95页 |
·本章小结 | 第95-96页 |
第六章 总结与展望 | 第96-98页 |
致谢 | 第98-99页 |
参考文献 | 第99-102页 |
作者在学期间取得的学术成果 | 第102页 |