| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·MIMO技术概论 | 第9-11页 |
| ·概述 | 第9页 |
| ·MIMO系统模型 | 第9-11页 |
| ·空时码 | 第11页 |
| ·现场可编程逻辑阵列 | 第11-13页 |
| ·FPGA与CPLD | 第11-12页 |
| ·FPGA的应用 | 第12-13页 |
| ·项目背景 | 第13-14页 |
| ·论文结构 | 第14-15页 |
| 第二章 MIMO检测算法分析 | 第15-35页 |
| ·分层空时码 | 第15-18页 |
| ·水平分层空时码 | 第16页 |
| ·对角分层空时码 | 第16-17页 |
| ·垂直分层空时码 | 第17-18页 |
| ·均衡方式的选择 | 第18-20页 |
| ·ZF和MMSE迫零向量的推导 | 第18-19页 |
| ·仿真结果分析 | 第19-20页 |
| ·多天线检测算法的基础及其变种的概述 | 第20-22页 |
| ·传统Golden检测算法与其次优算法的分析 | 第22-28页 |
| ·各种译码算法的介绍 | 第23-26页 |
| ·上述各种译码算法的比较 | 第26-27页 |
| ·仿真结果及其说明 | 第27-28页 |
| ·基于QR分解的快速V-BLAST排序检测算法 | 第28-31页 |
| ·算法描述 | 第28-29页 |
| ·证明基于QR分解的快速V-BLAST排序检测算法 | 第29-30页 |
| ·复杂度分析 | 第30-31页 |
| ·软解调模块说明 | 第31-34页 |
| ·系统模型 | 第31页 |
| ·软判决方案介绍 | 第31-34页 |
| ·求解LLR的流程 | 第31-32页 |
| ·简化的LLR计算 | 第32-34页 |
| ·本章总结 | 第34-35页 |
| 第三章 Gbps系统接收端硬件架构及接口设计 | 第35-52页 |
| ·Gbps系统物理层模型 | 第35-36页 |
| ·Gbps无线传输演示系统参数介绍 | 第36-37页 |
| ·系统设计目标 | 第36页 |
| ·帧结构设计方案 | 第36-37页 |
| ·接收端硬件整体架构 | 第37-40页 |
| ·信号处理板结构和功能分类 | 第37页 |
| ·基带处理板架构设计 | 第37-40页 |
| ·模块间接口设计 | 第40-51页 |
| ·Aurora协议 | 第40-45页 |
| ·Aurora模块的工作原理 | 第40-42页 |
| ·Aurora模块的仿真验证 | 第42-45页 |
| ·多天线板与基带处理板的接口设计 | 第45-49页 |
| ·LVDS接口标准 | 第49页 |
| ·软解套模块与LDPC译码的接口设计 | 第49-51页 |
| ·本章总结 | 第51-52页 |
| 第四章 快速V-BLAST排序检测算法的FPGA实现 | 第52-62页 |
| ·算法的逻辑实现 | 第52-55页 |
| ·迫零模块 | 第52-54页 |
| ·串行干扰删除模块 | 第54页 |
| ·占用资源统计 | 第54-55页 |
| ·算法的流水段设计 | 第55-56页 |
| ·定点化方案 | 第56-57页 |
| ·动态多查找表方案 | 第57-60页 |
| ·除法器实现方案介绍 | 第57-58页 |
| ·嵌套星座图问题及其解决方案 | 第58-60页 |
| ·仿真结果 | 第60-62页 |
| 第五章 总结与展望 | 第62-63页 |
| 参考文献 | 第63-65页 |
| 致谢 | 第65-66页 |
| 作者攻读学位期间发表的学术论文 | 第66页 |