| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·引言 | 第7页 |
| ·图像压缩技术概述 | 第7-10页 |
| ·本文的研究内容 | 第10-11页 |
| 第二章 快速SPIHT算法基本理论 | 第11-19页 |
| ·引言 | 第11页 |
| ·小波变换基础 | 第11-12页 |
| ·生成树的抽取 | 第12-14页 |
| ·快速SPIHT算法 | 第14-15页 |
| ·内嵌比特平面量化编码的基本思想 | 第14页 |
| ·快速SPIHT算法的实现步骤 | 第14-15页 |
| ·其它压缩算法介绍 | 第15-16页 |
| ·CCSDS算法简介 | 第15页 |
| ·JPEG2000 算法简介 | 第15-16页 |
| ·算法性能比较 | 第16-17页 |
| ·本章小结 | 第17-19页 |
| 第三章 图像压缩编码器FPGA实现 | 第19-37页 |
| ·引言 | 第19页 |
| ·FPGA基础知识 | 第19-21页 |
| ·比特平面并行编码模块 | 第21-25页 |
| ·功能描述 | 第21-22页 |
| ·编码比特平面数的选择 | 第22页 |
| ·模块设计策略及实现 | 第22-25页 |
| ·硬件资源 | 第25页 |
| ·码流组织模块 | 第25-31页 |
| ·功能描述 | 第25-26页 |
| ·SDRAM地址划分 | 第26-27页 |
| ·模块设计策略及实现 | 第27-30页 |
| ·硬件资源 | 第30-31页 |
| ·CPU控制模块 | 第31-33页 |
| ·功能描述 | 第31页 |
| ·通讯协议 | 第31页 |
| ·串行通讯接口 | 第31-33页 |
| ·系统结构 | 第33-35页 |
| ·结构分析 | 第33-34页 |
| ·硬件资源及综合实现选项 | 第34-35页 |
| ·结论 | 第35页 |
| ·本章小结 | 第35-37页 |
| 第四章 图像压缩编码器的验证 | 第37-47页 |
| ·引言 | 第37页 |
| ·验证的重要性及工具介绍 | 第37-39页 |
| ·图像压缩编码器功能仿真 | 第39-42页 |
| ·功能验证简介 | 第39-40页 |
| ·仿真波形 | 第40-42页 |
| ·静态时序分析 | 第42-45页 |
| ·静态时序分析简介 | 第42页 |
| ·系统时钟分析 | 第42-43页 |
| ·接口建立/保持时间 | 第43页 |
| ·系统时钟关键路径分析 | 第43-44页 |
| ·SDRAM、SRAM的数据接口时序分析 | 第44页 |
| ·SDRAM、SRAM各信号clk_to_pad时序分析 | 第44-45页 |
| ·本章小结 | 第45-47页 |
| 第五章 结束语 | 第47-49页 |
| 致谢 | 第49-51页 |
| 参考文献 | 第51-53页 |
| 研究成果 | 第53-54页 |