| 前言 | 第1-14页 |
| 第一章 绪论 | 第14-22页 |
| ·数字电视机顶盒的基本概念 | 第14页 |
| ·数字电视机顶盒的原理与结构 | 第14-17页 |
| ·数字电视机顶盒的功能 | 第17-18页 |
| ·数字电视机顶盒的分类和发展 | 第18-19页 |
| ·DVB标准简介 | 第19-20页 |
| ·课题意义 | 第20页 |
| ·论文结构 | 第20-22页 |
| 第二章 MPEGⅡ简介 | 第22-31页 |
| ·MPEG简介 | 第22-23页 |
| ·MPEGⅡ标准简介 | 第23-31页 |
| ·传输流 | 第25-27页 |
| ·节目流 | 第27-28页 |
| ·分组的原始数据流 | 第28页 |
| ·时间模式 | 第28页 |
| ·多路复用宽操作 | 第28-29页 |
| ·单独的流操作(PES分组层) | 第29-30页 |
| ·应用 | 第30-31页 |
| 第三章 解复用器硬件设计 | 第31-56页 |
| ·解复用模块功能综述 | 第31页 |
| ·传输流状态解复用 | 第31-42页 |
| ·数据包 | 第31-32页 |
| ·节目时钟参考 PCR | 第32-34页 |
| ·数据包识别(PID) | 第34页 |
| ·节目专用信息(PSI) | 第34-36页 |
| ·PES分组 | 第36-41页 |
| ·传输流状态下解码电路的实现 | 第41-42页 |
| ·节目流状态解复用 | 第42-47页 |
| ·节目流介绍 | 第42-43页 |
| ·节目流各字段的语法定义 | 第43-45页 |
| ·节目流状态下解码电路的实现 | 第45-47页 |
| ·解复用电路总体硬件结构以及 RTL代码描述 | 第47-53页 |
| ·总体硬件结构图 | 第47-48页 |
| ·电路的 RTL代码描述 | 第48-53页 |
| ·电路时序处理 | 第53-55页 |
| ·解复用模块与外部存储器接口(memory interface)的接口时序 | 第53-54页 |
| ·解复用模块与 PCI模块的接口时序 | 第54页 |
| ·与cpu的接口时序 | 第54-55页 |
| ·实现电路的周期分析 | 第55-56页 |
| 第四章 结论 | 第56-57页 |
| 参考文献 | 第57-59页 |
| 硕士在读期间发表论文 | 第59页 |