摘要 | 第1-6页 |
Abstract | 第6-11页 |
第一章 绪论 | 第11-18页 |
·研究背景 | 第11-16页 |
·Σ-Δ调制器在无线接收机中的重要地位 | 第11-12页 |
·接收机的结构和发展趋势 | 第12-14页 |
·Σ-Δ调制器的发展概况 | 第14-16页 |
·研究内容和意义 | 第16页 |
·论文的组织结构 | 第16-18页 |
第二章 Σ-Δ调制器的设计基础 | 第18-40页 |
·Nyquist-Rate ADC | 第18-22页 |
·采样 | 第18-19页 |
·量化 | 第19-21页 |
·Nyquist-Rate ADC 的主要性能指标 | 第21页 |
·加性白噪声模型的限制 | 第21页 |
·Nyquist-Rate ADC 的限制 | 第21-22页 |
·过采样 ADC | 第22-23页 |
·低通Σ-Δ调制 | 第23-31页 |
·反馈调制器 | 第23-25页 |
·一阶Σ-Δ调制器 | 第25-30页 |
·高阶Σ-Δ调制器 | 第30-31页 |
·带通Σ-Δ调制 | 第31-34页 |
·通带的选择 | 第32页 |
·低通到带通的转换方法 | 第32-34页 |
·Σ-Δ调制器的性能指标 | 第34-36页 |
·Σ-Δ调制器的模拟方法 | 第36-39页 |
·本文所采用的模拟方案 | 第36页 |
·SC Σ-Δ调制器中主要模块的宏模型 | 第36-39页 |
·小结 | 第39-40页 |
第三章 带通Σ-Δ调制器的结构研究 | 第40-65页 |
·Σ-Δ调制器结构类型的比较 | 第40-46页 |
·连续时间和离散时间 | 第40-43页 |
·级联和单环 | 第43-45页 |
·一位和多位 | 第45-46页 |
·单环结构的通用线性模型 | 第46-47页 |
·一位四阶带通调制器 | 第47-52页 |
·基本结构及信号电平的按比例减小方法 | 第47-49页 |
·典型结构 | 第49-51页 |
·本文改进的结构 | 第51-52页 |
·单环一位高阶带通调制器 | 第52-64页 |
·稳定性 | 第53-55页 |
·转移函数 | 第55-57页 |
·典型结构 | 第57-59页 |
·本文提出的结构 | 第59-60页 |
·系数的确定 | 第60-64页 |
·小结 | 第64-65页 |
第四章 谐振器的研究 | 第65-82页 |
·谐振器的z 域模型 | 第65-67页 |
·谐振器的主要结构 | 第67-68页 |
·Salo 型谐振器及其分析 | 第68-73页 |
·电路结构 | 第69-70页 |
·非理想因素分析 | 第70-73页 |
·本文提出的谐振器 | 第73-79页 |
·电路结构 | 第74-75页 |
·非理想因素分析 | 第75-78页 |
·提出的谐振器和Salo II 型谐振器的比较 | 第78-79页 |
·谐振器的模拟方法 | 第79-81页 |
·小结 | 第81-82页 |
第五章 带通Σ-Δ调制器的电路技术 | 第82-111页 |
·开关 | 第82-90页 |
·MOS 开关及非理想因素 | 第82-87页 |
·CMOS 开关 | 第87页 |
·自举开关 | 第87-90页 |
·运算放大器 | 第90-100页 |
·带通调制器对运算放大器的要求 | 第90-93页 |
·典型运算放大器 | 第93-96页 |
·本文改进的增益提高运算放大器 | 第96-100页 |
·比较器 | 第100-108页 |
·典型锁存比较器 | 第101-103页 |
·本文改进的锁存比较器 | 第103-108页 |
·内部 DAC | 第108-109页 |
·小结 | 第109-111页 |
第六章 低功耗低电压带通Σ-Δ调制器设计 | 第111-136页 |
·功耗分析 | 第111-112页 |
·系统设计 | 第112-116页 |
·整体电路 | 第112-114页 |
·非理想因素对调制器SNR 的影响 | 第114-115页 |
·模块指标的确定 | 第115-116页 |
·模块设计 | 第116-130页 |
·运算放大器 | 第116-121页 |
·比较器 | 第121-123页 |
·时钟电路 | 第123-125页 |
·反馈逻辑和 DAC | 第125-126页 |
·输出驱动 | 第126-127页 |
·电压基准和电流基准 | 第127-130页 |
·版图布局 | 第130-132页 |
·系统模拟 | 第132-134页 |
·性能比较 | 第134-135页 |
·小结 | 第135-136页 |
第七章 结论与展望 | 第136-140页 |
·结论 | 第136-138页 |
·未来工作展望 | 第138-140页 |
参考文献 | 第140-149页 |
附录 A 时钟抖动对带通调制器的影响 | 第149-152页 |
附录 B 增益提高运放中偶对的位置及其对建立时间的影响 | 第152-155页 |
附录 C 电路符号分析工具—SCAM2 | 第155-158页 |
附录 D 带通 Σ-Δ 调制器的功耗分析 | 第158-162页 |
附录 E kT/C 噪声对带通调制器的影响 | 第162-165页 |
附录 F 运放输入参考噪声对带通调制器的影响 | 第165-167页 |
作者在攻读学位期间发表的论文和参与的科研项目 | 第167-168页 |
致谢 | 第168页 |