高性能∑△模数转换器设计
摘要 | 第1-4页 |
Abstract | 第4-6页 |
第1章 引言 | 第6-9页 |
1-1 研究的背景、方向和意义 | 第6-7页 |
1-2 主要工作及创新 | 第7-8页 |
1-3 论文的组织结构 | 第8-9页 |
第2章 模数转换器的体系结构 | 第9-20页 |
2-1 模数转换器的特性 | 第10-11页 |
2-2 高速ADC | 第11-15页 |
2-3 中速ADC | 第15-17页 |
2-4 低速ADC | 第17-19页 |
2-5 总结 | 第19-20页 |
第3章 过采样模数转换器 | 第20-31页 |
3-1 调制器 | 第20-28页 |
3-2 降采样滤波器 | 第28页 |
3-3 ADC现状 | 第28-31页 |
第4章 级联调制器的设计 | 第31-79页 |
4-1 调制器的体系结构和参数的确定 | 第31-40页 |
4-2 调制器的非理想特性和模拟 | 第40-51页 |
4-3 调制器的电路实现 | 第51-78页 |
4-4 小结 | 第78-79页 |
第5章 降采样滤波器的实现 | 第79-106页 |
5-1 降采样滤波器的结构 | 第79-82页 |
5-2 各级滤波器的设计 | 第82-87页 |
5-3 降采样滤波器中的各模块的硬件实现 | 第87-102页 |
5-4 仿真与验证 | 第102-104页 |
5-5 结论 | 第104-106页 |
第6章 结论 | 第106-108页 |
6-1 论文工作总结 | 第106-107页 |
6-2 工作展望 | 第107-108页 |
参考文献 | 第108-114页 |
致谢 | 第114页 |