配电静止同步补偿器关键技术研究和装置的研制
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪 论 | 第9-19页 |
·无功功率和功率因数的定义 | 第10-11页 |
·配电网无功补偿的意义 | 第11页 |
·配电网负序补偿的意义 | 第11-12页 |
·配电网无功补偿器的发展 | 第12-16页 |
·配电静止同步补偿器的研究现状 | 第16-18页 |
·本文所做工作 | 第18-19页 |
第2章 配电静止同步补偿器理论及仿真研究 | 第19-38页 |
·DSTATCOM 基本原理 | 第19-23页 |
·DSTATCOM 控制方法研究 | 第23-25页 |
·补偿信号检测方法 | 第25-28页 |
·dq 坐标变换基础 | 第25-27页 |
·负序dq 坐标变换 | 第27-28页 |
·DSTATCOM 仿真研究 | 第28-37页 |
·检测方法仿真 | 第29-32页 |
·负荷侧无功动态补偿仿真 | 第32-34页 |
·负荷侧负序电流补偿仿真 | 第34-36页 |
·负荷侧无功和负序电流补偿仿真 | 第36-37页 |
·本章小结 | 第37-38页 |
第3章 配电静止同步补偿器硬件设计 | 第38-59页 |
·DSTATCOM 装置的总体构成 | 第38-39页 |
·起动电路 | 第39-40页 |
·主电力电子电路 | 第40-48页 |
·直流电容设计 | 第41-42页 |
·逆变电路设计 | 第42-45页 |
·光隔板设计 | 第45-46页 |
·滤波电路和耦合变压器设计 | 第46-48页 |
·控制与保护子系统 | 第48-57页 |
·控制与保护子系统总体构成 | 第48-52页 |
·中央处理器模块 | 第52-53页 |
·信号采集电路设计 | 第53-54页 |
·硬件互锁延迟电路设计 | 第54-55页 |
·同步信号捕获电路设计 | 第55-56页 |
·PLL 硬件倍频电路 | 第56页 |
·键盘和液晶电路 | 第56-57页 |
·监测与诊断子系统 | 第57-58页 |
·本章小结 | 第58-59页 |
第4章 配电静止同步补偿器软件设计及实验研究 | 第59-76页 |
·DSTATCOM 装置软件的总体构成 | 第59-60页 |
·控制与保护子系统软件设计 | 第60-70页 |
·A/D 采样中断服务子程序流程 | 第63-64页 |
·数据处理子程序 | 第64-66页 |
·SPWM 脉宽调制子流程 | 第66-70页 |
·DSTATCOM 实验研究 | 第70-75页 |
·DSTATCOM 准备实验 | 第71-74页 |
·DSTATCOM 装置并网实验 | 第74-75页 |
·本章小结 | 第75-76页 |
总结与展望 | 第76-78页 |
参考文献 | 第78-82页 |
附录 A 攻读学位期间获得的研究成果 | 第82-84页 |
致谢 | 第84页 |