数字电视信道解调芯片中10bit-55Msps流水式ADC的研究
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-15页 |
| 1 引言 | 第15-19页 |
| ·课题目的和意义 | 第15-16页 |
| ·ADC研究现状和发展趋势 | 第16-17页 |
| ·论文工作内容和结构安排 | 第17-19页 |
| 2 模数转换器概述及其应用 | 第19-35页 |
| ·模数转换器工作原理 | 第19-21页 |
| ·主要参数指标 | 第21-26页 |
| ·静态特性 | 第21-24页 |
| ·动态特性 | 第24-26页 |
| ·模数转换器分类和特点 | 第26-32页 |
| ·快闪式ADC | 第27-28页 |
| ·流水式ADC | 第28页 |
| ·过采样ADC | 第28-29页 |
| ·逐次比较ADC | 第29-30页 |
| ·两步式ADC | 第30页 |
| ·折叠内插ADC | 第30-31页 |
| ·时域交织ADc | 第31-32页 |
| ·模数转换器在数字电视信号处理中的应用 | 第32-34页 |
| ·数字电视信号接收解调原理和实现 | 第32-33页 |
| ·信道解调系统对ADC的性能要求 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 3 流水式ADC原理分析、误差考虑砚实现方案 | 第35-47页 |
| ·流水式ADC电路结构及工作原理 | 第35-36页 |
| ·流水式ADC电路结构 | 第35-36页 |
| ·主要工作原理 | 第36页 |
| ·基本误差分析 | 第36-42页 |
| ·热噪声误差 | 第36-37页 |
| ·电容失配 | 第37-38页 |
| ·电荷注入和时钟馈通 | 第38-39页 |
| ·时钟抖动和孔径误差 | 第39页 |
| ·运放有限增益误差 | 第39-41页 |
| ·运放有限带宽误差 | 第41-42页 |
| ·子ADC误差 | 第42页 |
| ·子DAC误差 | 第42页 |
| ·数字校正技术 | 第42-45页 |
| ·单级流水线传输特性 | 第42-43页 |
| ·冗余位数字校正 | 第43-45页 |
| ·本章小结 | 第45-47页 |
| 4 ADC模块电路设计及仿真 | 第47-89页 |
| ·ADC设计方案和指标概述 | 第47-48页 |
| ·S/H电路设计 | 第48-66页 |
| ·S/H结构选择 | 第48-50页 |
| ·开关设计 | 第50-52页 |
| ·S/H中运算放大器设计 | 第52-63页 |
| ·S/H电路及仿真 | 第63-66页 |
| ·MDAC电路设计 | 第66-71页 |
| ·1.5bit MDAC结构原理 | 第66-67页 |
| ·MDAC中运算放大器设计 | 第67-70页 |
| ·MDAC电路及仿真 | 第70-71页 |
| ·子ADC设计 | 第71-77页 |
| ·动态锁存比较器 | 第71-75页 |
| ·1.5bit子ADC | 第75-76页 |
| ·2bit Flash ADC | 第76-77页 |
| ·外围数字电路 | 第77-85页 |
| ·子DAC控制逻辑 | 第77-78页 |
| ·温度计码到二进制码转换 | 第78-80页 |
| ·延迟对准电路 | 第80-81页 |
| ·冗余位校正电路 | 第81-82页 |
| ·时钟产生电路 | 第82-84页 |
| ·外围数字电路仿真 | 第84-85页 |
| ·其他模块电路 | 第85-88页 |
| ·基准电流分配电路 | 第86页 |
| ·3.3V/1.8V降压缓冲 | 第86-87页 |
| ·三态输出缓冲 | 第87-88页 |
| ·本章小结 | 第88-89页 |
| 5 ADC系统性能仿真及版图设计 | 第89-101页 |
| ·ADC仿真测量 | 第89-95页 |
| ·静态参数仿真 | 第89-91页 |
| ·动态参数仿真 | 第91-95页 |
| ·ADC版图设计考虑 | 第95-100页 |
| ·混合电路布局规则 | 第95-96页 |
| ·ADC版图布局要点 | 第96-97页 |
| ·关键单元版图匹配 | 第97-100页 |
| ·本章小结 | 第100-101页 |
| 6 结论 | 第101-103页 |
| 参考文献 | 第103-107页 |
| 附录A | 第107-108页 |
| 附录B | 第108-113页 |
| 作者简历 | 第113-117页 |
| 学位论文数据集 | 第117页 |