首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

1.8GHz CMOS整数频率合成器设计

摘要第1-6页
ABSTRACT第6-10页
第1章 绪论第10-15页
   ·课题研究背景第10-11页
   ·国内外现状及研究意义第11-14页
   ·论文的主要内容和组织第14-15页
第2章 锁相环频率合成器基础第15-29页
   ·压控振荡器第15页
   ·鉴频鉴相器(PFD)第15-17页
   ·电荷泵(CP)第17-18页
   ·分频电路(Divider)第18-19页
   ·环路滤波器(LPF)第19-20页
   ·锁相环的线性模型第20-25页
   ·锁相环的噪声分析第25-27页
   ·频率合成器的行为级仿真第27-29页
第3章 电感电容压控振荡器原理第29-38页
   ·窄带电感电容压控振荡器设计第29-34页
     ·负阻振荡器原理第29-30页
     ·片上电感第30-31页
     ·可变电容第31-33页
     ·交叉耦合对设计第33-34页
   ·宽带电感电容压控振荡器设计第34-35页
   ·相位噪声(Phase noise)第35-38页
     ·相位噪声的定义第36-37页
     ·相位噪声对通信系统的影响第37-38页
第4章 LCVCO 相位噪声的模型及其优化方法第38-51页
   ·相位噪声模型第38-45页
     ·线性非时变模型第38-40页
     ·Leeson 相位噪声模型第40-41页
     ·线性相位时变模型第41-45页
   ·LCVCO 的非线性第45-48页
     ·差分对的开关效应第46-47页
     ·尾电流源的作用第47-48页
   ·LCVCO 相位噪声的优化方法第48-51页
     ·尾电流源尺寸优化第48页
     ·大电容滤波第48-49页
     ·相位噪声滤波技术第49页
     ·开关电容阵列减小VCO 调谐增益第49-51页
第5章 电路设计第51-72页
   ·1.8GHz CMOS 整数频率合成器的整体实现第51-52页
   ·1.8GHz 低相位噪声LCVCO 设计第52-55页
   ·可编程分频器设计第55-59页
     ·16/17 双模预分频电路设计第55-57页
     ·双端转单端电路第57-58页
     ·可编程P Counter 和S Counter 设计第58页
     ·可编程分频器仿真结果第58-59页
   ·PFD 电路设计第59-63页
   ·电荷泵电路设计第63-70页
     ·电荷泵中非理想因素分析第63-66页
     ·高电流匹配性电荷泵设计第66-70页
   ·整体电路仿真第70-72页
第6章 版图设计第72-77页
   ·数模混合电路版图设计要点第72-73页
   ·本次电路版图设计第73-77页
     ·PFD 版图设计第74页
     ·CP 版图设计第74-75页
     ·VCO 版图设计第75页
     ·DMP 版图设计第75-76页
     ·可编程计数器P counter 和S counter 的版图设计第76-77页
第7章 总结与展望第77-79页
   ·总结第77页
   ·展望第77-79页
致谢第79-80页
参考文献第80-85页
附录第85-86页
详细摘要第86-90页

论文共90页,点击 下载论文
上一篇:超短波低噪声放大器的设计
下一篇:高线性度AlxGa1-xN/AlyGa1-yN/GaNHEMT研究