摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-14页 |
·频率合成技术概述 | 第9页 |
·频率合成技术的发展 | 第9-10页 |
·频率合成技术研究的意义 | 第10-13页 |
·相位噪声在射频通信中的影响 | 第11-12页 |
·杂散在射频通信中的影响 | 第12-13页 |
·跳频时间在射频通信中的影响 | 第13页 |
·本文要解决的问题 | 第13-14页 |
第二章 锁相环设计原理 | 第14-23页 |
·原理概述 | 第14页 |
·锁相环组成 | 第14-18页 |
·鉴相鉴频器 | 第15-16页 |
·电荷泵 | 第16页 |
·环路滤波器 | 第16-18页 |
·压控振荡器 | 第18页 |
·环路的设计 | 第18-21页 |
·环路带宽的选择 | 第18-21页 |
·相位裕量的选择 | 第21页 |
·杂散分析 | 第21页 |
·锁定时间分析 | 第21-23页 |
第三章 直接数字频率合成基本原理 | 第23-33页 |
·DDS 原理概述 | 第23-24页 |
·DDS 频谱分析 | 第24-32页 |
·DDS 技术面临的主要问题 | 第32-33页 |
第四章 混合式频率合成技术 | 第33-38页 |
·DDS 激励PLL | 第33-34页 |
·DDS 作PLL 的小数分频器 | 第34-35页 |
·PLL 内嵌DDS | 第35-36页 |
·DDS 与PLL 直接混频 | 第36-38页 |
第五章 S 波段频率合成器的设计 | 第38-68页 |
·系统方案论证设计 | 第38-41页 |
·技术指标 | 第38页 |
·方案论证 | 第38-41页 |
·相噪指标分析 | 第39-40页 |
·杂散指标分析 | 第40页 |
·分辨率指标分析 | 第40页 |
·跳频时间指标分析 | 第40-41页 |
·关键器件的选择 | 第41-42页 |
·DDS 参考时钟产生电路设计 | 第42-47页 |
·DDS 电路设计 | 第47-52页 |
·700MHz~1000MHz 产生电路及滤波器设计 | 第52-58页 |
·1400MHz 产生电路及滤波器设计 | 第58-61页 |
·混频放大及滤波设计 | 第61-64页 |
·控制系统设计 | 第64-66页 |
·控制系统硬件设计 | 第64页 |
·控制系统软件设计 | 第64-66页 |
·电磁兼容性设计[36] | 第66-68页 |
第六章 实物及系统测试结果 | 第68-74页 |
·实物图 | 第68-69页 |
·系统测试 | 第69-72页 |
·相噪及杂散测试 | 第69-72页 |
·跳频时间测试 | 第72页 |
·改进建议 | 第72-74页 |
第七章 结论 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
攻读硕士期间取得的研究成果 | 第78页 |
获奖情况 | 第78-79页 |
附录1 频率源原理图 | 第79-80页 |
附录2 控制板原理图 | 第80-81页 |
附录3 控制系统部分程序 | 第81-85页 |