FPGA芯片建模方法研究
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略语对照表 | 第10-13页 |
第一章 绪论 | 第13-19页 |
1.1 选题背景及意义 | 第13-15页 |
1.2 国内外研究现状 | 第15-17页 |
1.2.1 国外研究现状 | 第15-16页 |
1.2.2 国内研究现状 | 第16-17页 |
1.3 论文工作及组织 | 第17-19页 |
第二章 FPGA芯片结构及相关知识介绍 | 第19-31页 |
2.1 XC5VLX30芯片结构 | 第19-26页 |
2.2 FPGA CAD开发流程 | 第26-27页 |
2.2.1 ISE介绍 | 第26-27页 |
2.2.2 学术领域FPGA CAD介绍 | 第27页 |
2.3 XML、XDL、位流文件及布线资源图 | 第27-30页 |
2.4 本章小结 | 第30-31页 |
第三章 位流生成方案及芯片建模 | 第31-51页 |
3.1 位流生成方案 | 第31-34页 |
3.1.1 设计方案 | 第31-33页 |
3.1.2 方案可行性分析 | 第33-34页 |
3.2 芯片模型文件介绍 | 第34-35页 |
3.3 芯片建模 | 第35-49页 |
3.3.1 models建模 | 第35-37页 |
3.3.2 芯片全局信息建模 | 第37-39页 |
3.3.3 布线开关及线段建模 | 第39-41页 |
3.3.4 复杂物理块建模 | 第41-49页 |
3.3.5 及建模 | 第49页 |
3.4 本章小结 | 第49-51页 |
第四章 布线图生成工具及网表信息提取工具实现 | 第51-73页 |
4.1 Torc的功能及使用 | 第51-52页 |
4.2 布线图生成工具实现 | 第52-62页 |
4.2.1 工具总体流程 | 第53-54页 |
4.2.2 功能模块划分 | 第54-55页 |
4.2.3 工具实现相关数据结构 | 第55-57页 |
4.2.4 工具类设计及实现 | 第57-62页 |
4.3 网表信息提取工具实现 | 第62-71页 |
4.3.1 工具总体流程 | 第62-63页 |
4.3.2 功能模块划分 | 第63-65页 |
4.3.3 工具实现相关数据结构 | 第65-66页 |
4.3.4 工具类设计及实现 | 第66-71页 |
4.4 本章小结 | 第71-73页 |
第五章 实验结果及分析 | 第73-81页 |
5.1 芯片模型文件测试 | 第73-76页 |
5.1.1 测试环境及流程 | 第73-74页 |
5.1.2 测试结果及分析 | 第74-76页 |
5.2 布线资源图检测 | 第76-78页 |
5.3 网表信息提取工具功能测试 | 第78-80页 |
5.4 本章小结 | 第80-81页 |
第六章 总结和展望 | 第81-83页 |
6.1 总结 | 第81-82页 |
6.2 展望 | 第82-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
作者简介 | 第89-90页 |