摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-16页 |
·课题研究背景 | 第12-13页 |
·国内外相关研究 | 第13-14页 |
·课题主要工作 | 第14-15页 |
·课题研究成果 | 第15页 |
·本文的结构 | 第15-16页 |
第二章 RapidIO 互连规范的概述 | 第16-31页 |
·RapidIO 互连总线的发展历程 | 第17-19页 |
·RapidIO 互连规范 | 第19-25页 |
·逻辑层规范 | 第20页 |
·传输层规范 | 第20-21页 |
·物理层规范 | 第21-25页 |
·RapidIO 的电气规范 | 第25-29页 |
·误码率 | 第26-27页 |
·接受器的时钟规范 | 第27-29页 |
·小结 | 第29-31页 |
第三章 时钟恢复电路的原理和模型 | 第31-48页 |
·时钟恢复电路的实现结构 | 第31-35页 |
·基于锁相环(PLL-based)的CDR 结构 | 第32页 |
·基于过采样(Oversampling )的CDR 结构[18] [19] | 第32-33页 |
·基于相位插值(Phase Interpolator-based)的CDR 结构 | 第33-34页 |
·基于延迟环(DLL-based)的CDR 结构 | 第34-35页 |
·时钟恢复电路的基本原理 | 第35-40页 |
·多相时钟产生机制 | 第36-37页 |
·多重相位数据采样技术 | 第37-39页 |
·相位选择插值原理 | 第39-40页 |
·时钟恢复电路的系统参数 | 第40-47页 |
·CDR 的线性模型 | 第40-42页 |
·抖动性 | 第42-44页 |
·相位噪声 | 第44-46页 |
·CDR 环路的参数分析 | 第46-47页 |
·小结 | 第47-48页 |
第四章 时钟恢复电路的电路设计 | 第48-73页 |
·鉴频鉴相器的设计 | 第48-54页 |
·鉴相器的数学模型 | 第49页 |
·鉴相器的设计指标 | 第49-52页 |
·鉴频鉴相器的电路设计 | 第52-54页 |
·电荷泵的设计 | 第54-61页 |
·电荷泵的非理想性分析 | 第54-57页 |
·电荷泵的几种结构比较 | 第57-58页 |
·电荷泵的电路设计 | 第58-61页 |
·低通滤波器的设计 | 第61-62页 |
·压控振荡器的设计 | 第62-66页 |
·环形压控振荡器的结构比较 | 第62-63页 |
·压控振荡器的电路设计 | 第63-66页 |
·相位选择插值电路的设计 | 第66-70页 |
·数据采样电路设计 | 第70-72页 |
·小结 | 第72-73页 |
第五章 电路仿真与版图设计 | 第73-85页 |
·核心模块的模拟验证与分析 | 第73-82页 |
·鉴频鉴相器的模拟验证 | 第73-74页 |
·电荷泵的模拟验证 | 第74-76页 |
·压控振荡器的模拟验证 | 第76-78页 |
·相位选择插值电路的模拟验证 | 第78-81页 |
·数据采样电路的模拟验证 | 第81-82页 |
·版图设计 | 第82-84页 |
·小结 | 第84-85页 |
第六章 结束语 | 第85-87页 |
·工作总结 | 第85页 |
·未来工作展望 | 第85-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-91页 |
作者在学期间取得的学术成果 | 第91页 |