面向高密度计算的NoC平台多发射技术研究
致谢 | 第7-8页 |
摘要 | 第8-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第18-22页 |
1.1 面向高密度计算的多核处理器特点 | 第18-19页 |
1.2 多发射改进背景需求 | 第19页 |
1.3 研究现状 | 第19-20页 |
1.4 关键技术 | 第20-21页 |
1.5 课题来源 | 第21页 |
1.6 论文组织结构 | 第21-22页 |
第二章 异构多核NoC平台介绍 | 第22-27页 |
2.1 系统功能 | 第22页 |
2.2 NoC系统架构 | 第22-25页 |
2.2.1 板级硬件架构 | 第22页 |
2.2.2 片内硬件架构 | 第22-25页 |
2.3 系统工作原理 | 第25页 |
2.4 目标高密度算法特性 | 第25-26页 |
2.5 实验环境介绍 | 第26-27页 |
第三章 主控制器多发射改进分析与设计 | 第27-65页 |
3.1 多发射改进总体目标 | 第27-28页 |
3.1.1 多发射通道数量目标 | 第27-28页 |
3.1.2 多发射并行度目标 | 第28页 |
3.2 主要矛盾分析与处理 | 第28-29页 |
3.2.1 算法映射粒度的矛盾分析与处理 | 第28-29页 |
3.2.2 运算簇资源分配的矛盾分析与处理 | 第29页 |
3.3 多发射主控制器总体设计 | 第29-33页 |
3.3.1 相关概念定义 | 第29-31页 |
3.3.2 多发射主控制器顶层架构 | 第31-32页 |
3.3.3 多发射主控制器工作讨论 | 第32-33页 |
3.4 发射通道设计 | 第33-52页 |
3.4.1 任务标签FIFO设计 | 第34-35页 |
3.4.2 任务Pool模块设计 | 第35-42页 |
3.4.3 发射通道存储内容 | 第42-44页 |
3.4.4 发射通道的任务装载 | 第44-47页 |
3.4.5 发射通道的任务响应发射 | 第47-49页 |
3.4.6 局部乱序多发射 | 第49-51页 |
3.4.7 发射通道设计小结 | 第51-52页 |
3.5 运算簇资源释放与再分配 | 第52-59页 |
3.5.1 空闲簇队列与空闲计数器 | 第52页 |
3.5.2 簇资源申请与动态分配过程 | 第52-53页 |
3.5.3 运算簇资源分配法则 | 第53-55页 |
3.5.4 簇队列拟合曲面排序算法 | 第55-58页 |
3.5.5 随机簇拓扑的数据流向控制 | 第58-59页 |
3.5.6 簇资源释放 | 第59页 |
3.6 虚拟地址和实地址映射 | 第59-63页 |
3.6.1 地址指针重定向机制 | 第59-61页 |
3.6.2 数据序列号与地址查询 | 第61-62页 |
3.6.3 地址规划 | 第62页 |
3.6.4 地址填充方式 | 第62-63页 |
3.6.5 局部乱序数据安全 | 第63页 |
3.7 主控制器工作流程 | 第63-65页 |
3.7.1 工作流程描述 | 第63-64页 |
3.7.2 主控制器状态机设计 | 第64-65页 |
第四章 NoC系统多发射适应设计 | 第65-69页 |
4.1 DDR控制器去通道化 | 第65-68页 |
4.1.1 通道模式DDR控制器 | 第65页 |
4.1.2 去通道化DDR控制器 | 第65-67页 |
4.1.3 优先级控制 | 第67页 |
4.1.4 数据安全性论证 | 第67-68页 |
4.2 运算簇释放状态提交 | 第68-69页 |
第五章 软件模型搭建及系统硬件集成 | 第69-87页 |
5.1 软硬件设计分工 | 第69页 |
5.2 软件模型搭建 | 第69-75页 |
5.3 软件模型验证方法 | 第75-76页 |
5.4 软件模型功能验证 | 第76-85页 |
5.5 硬件设计与集成 | 第85-87页 |
第六章 算法映射与性能测试 | 第87-107页 |
6.1 RD算法映射与性能测试 | 第87-104页 |
6.1.1 算法映射 | 第87-90页 |
6.1.2 算法软件模型测试准备 | 第90-91页 |
6.1.3 性能测试(一) | 第91-96页 |
6.1.4 性能测试(二) | 第96-101页 |
6.1.5 性能测试(三) | 第101-104页 |
6.2 算法硬件系统加载与测试 | 第104-107页 |
第七章 总结与展望 | 第107-109页 |
7.1 总结 | 第107-108页 |
7.2 展望 | 第108-109页 |
参考文献 | 第109-114页 |
攻读硕士学位期间的学术活动及成果情况 | 第114页 |