摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题来源 | 第9页 |
1.2 课题研究的目的与意义 | 第9页 |
1.3 国内外相关技术发展现状 | 第9-13页 |
1.3.1 国外相关技术研究现状 | 第9-11页 |
1.3.2 国内相关技术研究现状 | 第11-12页 |
1.3.3 其它图像处理系统研究现状 | 第12-13页 |
1.4 本文主要工作 | 第13-15页 |
第2章 GIGE协议及其硬件选型分析 | 第15-21页 |
2.1 GigE协议分析 | 第15-17页 |
2.1.1 GigE协议的构成 | 第15页 |
2.1.2 GigE协议的帧格式 | 第15-17页 |
2.2 硬件选型分析 | 第17-19页 |
2.2.1 图像传感器 | 第17-18页 |
2.2.2 GVSP协议处理器 | 第18页 |
2.2.3 存储器芯片 | 第18-19页 |
2.2.4 以太网PHY芯片与GVCP协议处理器 | 第19页 |
2.3 系统模块划分和时钟域简析 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
第3章 图像采集预处理与GVSP协议实现 | 第21-34页 |
3.1 传感器配置接口模块设计 | 第21-24页 |
3.1.1 传感器接口时序分析 | 第21-23页 |
3.1.2 传感器接口时序设计 | 第23-24页 |
3.2 图像采集和预处理 | 第24-27页 |
3.2.1 图像采集模块设计 | 第24-25页 |
3.2.2 图像预处理 | 第25-27页 |
3.3 GVSP数据流协议分析和实现 | 第27-33页 |
3.3.1 像素格式转换以及带宽分析 | 第27-28页 |
3.3.2 GVSP数据流协议分析 | 第28-29页 |
3.3.3 GVSP数据流协议实现 | 第29-33页 |
3.4 本章小结 | 第33-34页 |
第4章 报文丢失并重发的存储控制设计与优化 | 第34-46页 |
4.1 GVSP数据流报文重发机制 | 第34-35页 |
4.2 SDRAM接口模块分析和设计 | 第35-38页 |
4.2.1 SDRAM操作指令 | 第35-36页 |
4.2.2 SDRAM初始化和自动刷新操作分析 | 第36页 |
4.2.3 GVSP数据包的SDRAM读写操作分析 | 第36-37页 |
4.2.4 SDRAM存储接口状态机设计 | 第37-38页 |
4.3 接口控制器模块分析和设计 | 第38-41页 |
4.3.1 GVSP数据包在SDRAM中的管理 | 第38-39页 |
4.3.2 GVSP数据包的存储区域寻址 | 第39页 |
4.3.3 写入SDRAM的数据及其信息 | 第39-40页 |
4.3.4 存储接口控制器设计 | 第40页 |
4.3.5 报文重发请求和图像帧溢出保护 | 第40-41页 |
4.4 实验结果分析 | 第41-44页 |
4.4.1 数据流信息头包的写读 | 第41-42页 |
4.4.2 数据流数据加载包的写读 | 第42-43页 |
4.4.3 数据流信息尾包的写读 | 第43-44页 |
4.5 工程编译报告和资源简析 | 第44页 |
4.6 本章小结 | 第44-46页 |
第5章 网络报文解析电路设计 | 第46-61页 |
5.1 网络解析电路模块总体结构分析 | 第46-47页 |
5.2 PHY芯片RTL8211EG及其接口MACIP核 | 第47-48页 |
5.3 网络解析模块电路设计 | 第48-60页 |
5.3.1 ARP_IP识别模块逻辑设计 | 第48-49页 |
5.3.2 ARP解析模块设计 | 第49-52页 |
5.3.3 IP识别模块设计 | 第52-53页 |
5.3.4 ICMP模块设计 | 第53-54页 |
5.3.5 UDP识别模块设计 | 第54-55页 |
5.3.6 DHCP协议解析模块设计 | 第55-59页 |
5.3.7 数据发送调度模块 | 第59-60页 |
5.4 本章小结 | 第60-61页 |
第6章 控制系统与数据流系统通信设计 | 第61-66页 |
6.1 系统寄存器信息集中配置模块设计 | 第61页 |
6.2 SPI通信协议接收模块设计 | 第61-64页 |
6.3 片上存储资源消耗分析 | 第64-65页 |
6.4 本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间发表的论文及其它成果 | 第71-73页 |
致谢 | 第73页 |